Branch data Line data Source code
1 : : /*
2 : : * smc91x.c
3 : : * This is a driver for SMSC's 91C9x/91C1xx single-chip Ethernet devices.
4 : : *
5 : : * Copyright (C) 1996 by Erik Stahlman
6 : : * Copyright (C) 2001 Standard Microsystems Corporation
7 : : * Developed by Simple Network Magic Corporation
8 : : * Copyright (C) 2003 Monta Vista Software, Inc.
9 : : * Unified SMC91x driver by Nicolas Pitre
10 : : *
11 : : * This program is free software; you can redistribute it and/or modify
12 : : * it under the terms of the GNU General Public License as published by
13 : : * the Free Software Foundation; either version 2 of the License, or
14 : : * (at your option) any later version.
15 : : *
16 : : * This program is distributed in the hope that it will be useful,
17 : : * but WITHOUT ANY WARRANTY; without even the implied warranty of
18 : : * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
19 : : * GNU General Public License for more details.
20 : : *
21 : : * You should have received a copy of the GNU General Public License
22 : : * along with this program; if not, see <http://www.gnu.org/licenses/>.
23 : : *
24 : : * Arguments:
25 : : * io = for the base address
26 : : * irq = for the IRQ
27 : : * nowait = 0 for normal wait states, 1 eliminates additional wait states
28 : : *
29 : : * original author:
30 : : * Erik Stahlman <erik@vt.edu>
31 : : *
32 : : * hardware multicast code:
33 : : * Peter Cammaert <pc@denkart.be>
34 : : *
35 : : * contributors:
36 : : * Daris A Nevil <dnevil@snmc.com>
37 : : * Nicolas Pitre <nico@fluxnic.net>
38 : : * Russell King <rmk@arm.linux.org.uk>
39 : : *
40 : : * History:
41 : : * 08/20/00 Arnaldo Melo fix kfree(skb) in smc_hardware_send_packet
42 : : * 12/15/00 Christian Jullien fix "Warning: kfree_skb on hard IRQ"
43 : : * 03/16/01 Daris A Nevil modified smc9194.c for use with LAN91C111
44 : : * 08/22/01 Scott Anderson merge changes from smc9194 to smc91111
45 : : * 08/21/01 Pramod B Bhardwaj added support for RevB of LAN91C111
46 : : * 12/20/01 Jeff Sutherland initial port to Xscale PXA with DMA support
47 : : * 04/07/03 Nicolas Pitre unified SMC91x driver, killed irq races,
48 : : * more bus abstraction, big cleanup, etc.
49 : : * 29/09/03 Russell King - add driver model support
50 : : * - ethtool support
51 : : * - convert to use generic MII interface
52 : : * - add link up/down notification
53 : : * - don't try to handle full negotiation in
54 : : * smc_phy_configure
55 : : * - clean up (and fix stack overrun) in PHY
56 : : * MII read/write functions
57 : : * 22/09/04 Nicolas Pitre big update (see commit log for details)
58 : : */
59 : : static const char version[] =
60 : : "smc91x.c: v1.1, sep 22 2004 by Nicolas Pitre <nico@fluxnic.net>";
61 : :
62 : : /* Debugging level */
63 : : #ifndef SMC_DEBUG
64 : : #define SMC_DEBUG 0
65 : : #endif
66 : :
67 : :
68 : : #include <linux/module.h>
69 : : #include <linux/kernel.h>
70 : : #include <linux/sched.h>
71 : : #include <linux/delay.h>
72 : : #include <linux/interrupt.h>
73 : : #include <linux/irq.h>
74 : : #include <linux/errno.h>
75 : : #include <linux/ioport.h>
76 : : #include <linux/crc32.h>
77 : : #include <linux/platform_device.h>
78 : : #include <linux/spinlock.h>
79 : : #include <linux/ethtool.h>
80 : : #include <linux/mii.h>
81 : : #include <linux/workqueue.h>
82 : : #include <linux/of.h>
83 : : #include <linux/of_device.h>
84 : :
85 : : #include <linux/netdevice.h>
86 : : #include <linux/etherdevice.h>
87 : : #include <linux/skbuff.h>
88 : :
89 : : #include <asm/io.h>
90 : :
91 : : #include "smc91x.h"
92 : :
93 : : #ifndef SMC_NOWAIT
94 : : # define SMC_NOWAIT 0
95 : : #endif
96 : : static int nowait = SMC_NOWAIT;
97 : : module_param(nowait, int, 0400);
98 : : MODULE_PARM_DESC(nowait, "set to 1 for no wait state");
99 : :
100 : : /*
101 : : * Transmit timeout, default 5 seconds.
102 : : */
103 : : static int watchdog = 1000;
104 : : module_param(watchdog, int, 0400);
105 : : MODULE_PARM_DESC(watchdog, "transmit timeout in milliseconds");
106 : :
107 : : MODULE_LICENSE("GPL");
108 : : MODULE_ALIAS("platform:smc91x");
109 : :
110 : : /*
111 : : * The internal workings of the driver. If you are changing anything
112 : : * here with the SMC stuff, you should have the datasheet and know
113 : : * what you are doing.
114 : : */
115 : : #define CARDNAME "smc91x"
116 : :
117 : : /*
118 : : * Use power-down feature of the chip
119 : : */
120 : : #define POWER_DOWN 1
121 : :
122 : : /*
123 : : * Wait time for memory to be free. This probably shouldn't be
124 : : * tuned that much, as waiting for this means nothing else happens
125 : : * in the system
126 : : */
127 : : #define MEMORY_WAIT_TIME 16
128 : :
129 : : /*
130 : : * The maximum number of processing loops allowed for each call to the
131 : : * IRQ handler.
132 : : */
133 : : #define MAX_IRQ_LOOPS 8
134 : :
135 : : /*
136 : : * This selects whether TX packets are sent one by one to the SMC91x internal
137 : : * memory and throttled until transmission completes. This may prevent
138 : : * RX overruns a litle by keeping much of the memory free for RX packets
139 : : * but to the expense of reduced TX throughput and increased IRQ overhead.
140 : : * Note this is not a cure for a too slow data bus or too high IRQ latency.
141 : : */
142 : : #define THROTTLE_TX_PKTS 0
143 : :
144 : : /*
145 : : * The MII clock high/low times. 2x this number gives the MII clock period
146 : : * in microseconds. (was 50, but this gives 6.4ms for each MII transaction!)
147 : : */
148 : : #define MII_DELAY 1
149 : :
150 : : #if SMC_DEBUG > 0
151 : : #define DBG(n, dev, args...) \
152 : : do { \
153 : : if (SMC_DEBUG >= (n)) \
154 : : netdev_dbg(dev, args); \
155 : : } while (0)
156 : :
157 : : #define PRINTK(dev, args...) netdev_info(dev, args)
158 : : #else
159 : : #define DBG(n, dev, args...) do { } while (0)
160 : : #define PRINTK(dev, args...) netdev_dbg(dev, args)
161 : : #endif
162 : :
163 : : #if SMC_DEBUG > 3
164 : : static void PRINT_PKT(u_char *buf, int length)
165 : : {
166 : : int i;
167 : : int remainder;
168 : : int lines;
169 : :
170 : : lines = length / 16;
171 : : remainder = length % 16;
172 : :
173 : : for (i = 0; i < lines ; i ++) {
174 : : int cur;
175 : : printk(KERN_DEBUG);
176 : : for (cur = 0; cur < 8; cur++) {
177 : : u_char a, b;
178 : : a = *buf++;
179 : : b = *buf++;
180 : : pr_cont("%02x%02x ", a, b);
181 : : }
182 : : pr_cont("\n");
183 : : }
184 : : printk(KERN_DEBUG);
185 : : for (i = 0; i < remainder/2 ; i++) {
186 : : u_char a, b;
187 : : a = *buf++;
188 : : b = *buf++;
189 : : pr_cont("%02x%02x ", a, b);
190 : : }
191 : : pr_cont("\n");
192 : : }
193 : : #else
194 : : #define PRINT_PKT(x...) do { } while (0)
195 : : #endif
196 : :
197 : :
198 : : /* this enables an interrupt in the interrupt mask register */
199 : : #define SMC_ENABLE_INT(lp, x) do { \
200 : : unsigned char mask; \
201 : : unsigned long smc_enable_flags; \
202 : : spin_lock_irqsave(&lp->lock, smc_enable_flags); \
203 : : mask = SMC_GET_INT_MASK(lp); \
204 : : mask |= (x); \
205 : : SMC_SET_INT_MASK(lp, mask); \
206 : : spin_unlock_irqrestore(&lp->lock, smc_enable_flags); \
207 : : } while (0)
208 : :
209 : : /* this disables an interrupt from the interrupt mask register */
210 : : #define SMC_DISABLE_INT(lp, x) do { \
211 : : unsigned char mask; \
212 : : unsigned long smc_disable_flags; \
213 : : spin_lock_irqsave(&lp->lock, smc_disable_flags); \
214 : : mask = SMC_GET_INT_MASK(lp); \
215 : : mask &= ~(x); \
216 : : SMC_SET_INT_MASK(lp, mask); \
217 : : spin_unlock_irqrestore(&lp->lock, smc_disable_flags); \
218 : : } while (0)
219 : :
220 : : /*
221 : : * Wait while MMU is busy. This is usually in the order of a few nanosecs
222 : : * if at all, but let's avoid deadlocking the system if the hardware
223 : : * decides to go south.
224 : : */
225 : : #define SMC_WAIT_MMU_BUSY(lp) do { \
226 : : if (unlikely(SMC_GET_MMU_CMD(lp) & MC_BUSY)) { \
227 : : unsigned long timeout = jiffies + 2; \
228 : : while (SMC_GET_MMU_CMD(lp) & MC_BUSY) { \
229 : : if (time_after(jiffies, timeout)) { \
230 : : netdev_dbg(dev, "timeout %s line %d\n", \
231 : : __FILE__, __LINE__); \
232 : : break; \
233 : : } \
234 : : cpu_relax(); \
235 : : } \
236 : : } \
237 : : } while (0)
238 : :
239 : :
240 : : /*
241 : : * this does a soft reset on the device
242 : : */
243 : 0 : static void smc_reset(struct net_device *dev)
244 : : {
245 : : struct smc_local *lp = netdev_priv(dev);
246 : 0 : void __iomem *ioaddr = lp->base;
247 : : unsigned int ctl, cfg;
248 : : struct sk_buff *pending_skb;
249 : :
250 : : DBG(2, dev, "%s\n", __func__);
251 : :
252 : : /* Disable all interrupts, block TX tasklet */
253 : : spin_lock_irq(&lp->lock);
254 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
255 [ # # ]: 0 : SMC_SET_INT_MASK(lp, 0);
256 : 0 : pending_skb = lp->pending_tx_skb;
257 : 0 : lp->pending_tx_skb = NULL;
258 : : spin_unlock_irq(&lp->lock);
259 : :
260 : : /* free any pending tx skb */
261 [ # # ]: 0 : if (pending_skb) {
262 : 0 : dev_kfree_skb(pending_skb);
263 : 0 : dev->stats.tx_errors++;
264 : 0 : dev->stats.tx_aborted_errors++;
265 : : }
266 : :
267 : : /*
268 : : * This resets the registers mostly to defaults, but doesn't
269 : : * affect EEPROM. That seems unnecessary
270 : : */
271 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
272 : 0 : SMC_SET_RCR(lp, RCR_SOFTRST);
273 : :
274 : : /*
275 : : * Setup the Configuration Register
276 : : * This is necessary because the CONFIG_REG is not affected
277 : : * by a soft reset
278 : : */
279 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
280 : :
281 : : cfg = CONFIG_DEFAULT;
282 : :
283 : : /*
284 : : * Setup for fast accesses if requested. If the card/system
285 : : * can't handle it then there will be no recovery except for
286 : : * a hard reset or power cycle
287 : : */
288 [ # # ]: 0 : if (lp->cfg.flags & SMC91X_NOWAIT)
289 : : cfg |= CONFIG_NO_WAIT;
290 : :
291 : : /*
292 : : * Release from possible power-down state
293 : : * Configuration register is not affected by Soft Reset
294 : : */
295 : 0 : cfg |= CONFIG_EPH_POWER_EN;
296 : :
297 : 0 : SMC_SET_CONFIG(lp, cfg);
298 : :
299 : : /* this should pause enough for the chip to be happy */
300 : : /*
301 : : * elaborate? What does the chip _need_? --jgarzik
302 : : *
303 : : * This seems to be undocumented, but something the original
304 : : * driver(s) have always done. Suspect undocumented timing
305 : : * info/determined empirically. --rmk
306 : : */
307 : 0 : udelay(1);
308 : :
309 : : /* Disable transmit and receive functionality */
310 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
311 : 0 : SMC_SET_RCR(lp, RCR_CLEAR);
312 : 0 : SMC_SET_TCR(lp, TCR_CLEAR);
313 : :
314 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
315 : 0 : ctl = SMC_GET_CTL(lp) | CTL_LE_ENABLE;
316 : :
317 : : /*
318 : : * Set the control register to automatically release successfully
319 : : * transmitted packets, to make the best use out of our limited
320 : : * memory
321 : : */
322 : : if(!THROTTLE_TX_PKTS)
323 : 0 : ctl |= CTL_AUTO_RELEASE;
324 : : else
325 : : ctl &= ~CTL_AUTO_RELEASE;
326 : 0 : SMC_SET_CTL(lp, ctl);
327 : :
328 : : /* Reset the MMU */
329 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
330 : 0 : SMC_SET_MMU_CMD(lp, MC_RESET);
331 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
332 : 0 : }
333 : :
334 : : /*
335 : : * Enable Interrupts, Receive, and Transmit
336 : : */
337 : 0 : static void smc_enable(struct net_device *dev)
338 : : {
339 : : struct smc_local *lp = netdev_priv(dev);
340 : 0 : void __iomem *ioaddr = lp->base;
341 : : int mask;
342 : :
343 : : DBG(2, dev, "%s\n", __func__);
344 : :
345 : : /* see the header file for options in TCR/RCR DEFAULT */
346 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
347 : 0 : SMC_SET_TCR(lp, lp->tcr_cur_mode);
348 : 0 : SMC_SET_RCR(lp, lp->rcr_cur_mode);
349 : :
350 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
351 : 0 : SMC_SET_MAC_ADDR(lp, dev->dev_addr);
352 : :
353 : : /* now, enable interrupts */
354 : : mask = IM_EPH_INT|IM_RX_OVRN_INT|IM_RCV_INT;
355 [ # # ]: 0 : if (lp->version >= (CHIP_91100 << 4))
356 : : mask |= IM_MDINT;
357 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
358 [ # # ]: 0 : SMC_SET_INT_MASK(lp, mask);
359 : :
360 : : /*
361 : : * From this point the register bank must _NOT_ be switched away
362 : : * to something else than bank 2 without proper locking against
363 : : * races with any tasklet or interrupt handlers until smc_shutdown()
364 : : * or smc_reset() is called.
365 : : */
366 : 0 : }
367 : :
368 : : /*
369 : : * this puts the device in an inactive state
370 : : */
371 : 0 : static void smc_shutdown(struct net_device *dev)
372 : : {
373 : : struct smc_local *lp = netdev_priv(dev);
374 : 0 : void __iomem *ioaddr = lp->base;
375 : : struct sk_buff *pending_skb;
376 : :
377 : : DBG(2, dev, "%s: %s\n", CARDNAME, __func__);
378 : :
379 : : /* no more interrupts for me */
380 : : spin_lock_irq(&lp->lock);
381 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
382 [ # # ]: 0 : SMC_SET_INT_MASK(lp, 0);
383 : 0 : pending_skb = lp->pending_tx_skb;
384 : 0 : lp->pending_tx_skb = NULL;
385 : : spin_unlock_irq(&lp->lock);
386 [ # # ]: 0 : if (pending_skb)
387 : 0 : dev_kfree_skb(pending_skb);
388 : :
389 : : /* and tell the card to stay away from that nasty outside world */
390 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
391 : 0 : SMC_SET_RCR(lp, RCR_CLEAR);
392 : 0 : SMC_SET_TCR(lp, TCR_CLEAR);
393 : :
394 : : #ifdef POWER_DOWN
395 : : /* finally, shut the chip down */
396 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
397 : 0 : SMC_SET_CONFIG(lp, SMC_GET_CONFIG(lp) & ~CONFIG_EPH_POWER_EN);
398 : : #endif
399 : 0 : }
400 : :
401 : : /*
402 : : * This is the procedure to handle the receipt of a packet.
403 : : */
404 : : static inline void smc_rcv(struct net_device *dev)
405 : : {
406 : : struct smc_local *lp = netdev_priv(dev);
407 : 0 : void __iomem *ioaddr = lp->base;
408 : : unsigned int packet_number, status, packet_len;
409 : :
410 : : DBG(3, dev, "%s\n", __func__);
411 : :
412 [ # # ]: 0 : packet_number = SMC_GET_RXFIFO(lp);
413 [ # # ]: 0 : if (unlikely(packet_number & RXFIFO_REMPTY)) {
414 : : PRINTK(dev, "smc_rcv with nothing on FIFO.\n");
415 : : return;
416 : : }
417 : :
418 : : /* read from start of packet */
419 [ # # ]: 0 : SMC_SET_PTR(lp, PTR_READ | PTR_RCV | PTR_AUTOINC);
420 : :
421 : : /* First two words are status and packet length */
422 [ # # ]: 0 : SMC_GET_PKT_HDR(lp, status, packet_len);
423 : 0 : packet_len &= 0x07ff; /* mask off top bits */
424 : : DBG(2, dev, "RX PNR 0x%x STATUS 0x%04x LENGTH 0x%04x (%d)\n",
425 : : packet_number, status, packet_len, packet_len);
426 : :
427 : : back:
428 [ # # ][ # # ]: 0 : if (unlikely(packet_len < 6 || status & RS_ERRORS)) {
429 [ # # ][ # # ]: 0 : if (status & RS_TOOLONG && packet_len <= (1514 + 4 + 6)) {
430 : : /* accept VLAN packets */
431 : 0 : status &= ~RS_TOOLONG;
432 : : goto back;
433 : : }
434 [ # # ]: 0 : if (packet_len < 6) {
435 : : /* bloody hardware */
436 : 0 : netdev_err(dev, "fubar (rxlen %u status %x\n",
437 : : packet_len, status);
438 : 0 : status |= RS_TOOSHORT;
439 : : }
440 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
441 : 0 : SMC_SET_MMU_CMD(lp, MC_RELEASE);
442 : 0 : dev->stats.rx_errors++;
443 [ # # ]: 0 : if (status & RS_ALGNERR)
444 : 0 : dev->stats.rx_frame_errors++;
445 [ # # ]: 0 : if (status & (RS_TOOSHORT | RS_TOOLONG))
446 : 0 : dev->stats.rx_length_errors++;
447 [ # # ]: 0 : if (status & RS_BADCRC)
448 : 0 : dev->stats.rx_crc_errors++;
449 : : } else {
450 : : struct sk_buff *skb;
451 : : unsigned char *data;
452 : : unsigned int data_len;
453 : :
454 : : /* set multicast stats */
455 [ # # ]: 0 : if (status & RS_MULTICAST)
456 : 0 : dev->stats.multicast++;
457 : :
458 : : /*
459 : : * Actual payload is packet_len - 6 (or 5 if odd byte).
460 : : * We want skb_reserve(2) and the final ctrl word
461 : : * (2 bytes, possibly containing the payload odd byte).
462 : : * Furthermore, we add 2 bytes to allow rounding up to
463 : : * multiple of 4 bytes on 32 bit buses.
464 : : * Hence packet_len - 6 + 2 + 2 + 2.
465 : : */
466 : : skb = netdev_alloc_skb(dev, packet_len);
467 [ # # ]: 0 : if (unlikely(skb == NULL)) {
468 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
469 : 0 : SMC_SET_MMU_CMD(lp, MC_RELEASE);
470 : 0 : dev->stats.rx_dropped++;
471 : : return;
472 : : }
473 : :
474 : : /* Align IP header to 32 bits */
475 : : skb_reserve(skb, 2);
476 : :
477 : : /* BUG: the LAN91C111 rev A never sets this bit. Force it. */
478 [ # # ]: 0 : if (lp->version == 0x90)
479 : 0 : status |= RS_ODDFRAME;
480 : :
481 : : /*
482 : : * If odd length: packet_len - 5,
483 : : * otherwise packet_len - 6.
484 : : * With the trailing ctrl byte it's packet_len - 4.
485 : : */
486 [ # # ]: 0 : data_len = packet_len - ((status & RS_ODDFRAME) ? 5 : 6);
487 : 0 : data = skb_put(skb, data_len);
488 [ # # ][ # # ]: 0 : SMC_PULL_DATA(lp, data, packet_len - 4);
[ # # ][ # # ]
[ # # ]
489 : :
490 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
491 : 0 : SMC_SET_MMU_CMD(lp, MC_RELEASE);
492 : :
493 : : PRINT_PKT(data, packet_len - 4);
494 : :
495 : 0 : skb->protocol = eth_type_trans(skb, dev);
496 : 0 : netif_rx(skb);
497 : 0 : dev->stats.rx_packets++;
498 : 0 : dev->stats.rx_bytes += data_len;
499 : : }
500 : : }
501 : :
502 : : #ifdef CONFIG_SMP
503 : : /*
504 : : * On SMP we have the following problem:
505 : : *
506 : : * A = smc_hardware_send_pkt()
507 : : * B = smc_hard_start_xmit()
508 : : * C = smc_interrupt()
509 : : *
510 : : * A and B can never be executed simultaneously. However, at least on UP,
511 : : * it is possible (and even desirable) for C to interrupt execution of
512 : : * A or B in order to have better RX reliability and avoid overruns.
513 : : * C, just like A and B, must have exclusive access to the chip and
514 : : * each of them must lock against any other concurrent access.
515 : : * Unfortunately this is not possible to have C suspend execution of A or
516 : : * B taking place on another CPU. On UP this is no an issue since A and B
517 : : * are run from softirq context and C from hard IRQ context, and there is
518 : : * no other CPU where concurrent access can happen.
519 : : * If ever there is a way to force at least B and C to always be executed
520 : : * on the same CPU then we could use read/write locks to protect against
521 : : * any other concurrent access and C would always interrupt B. But life
522 : : * isn't that easy in a SMP world...
523 : : */
524 : : #define smc_special_trylock(lock, flags) \
525 : : ({ \
526 : : int __ret; \
527 : : local_irq_save(flags); \
528 : : __ret = spin_trylock(lock); \
529 : : if (!__ret) \
530 : : local_irq_restore(flags); \
531 : : __ret; \
532 : : })
533 : : #define smc_special_lock(lock, flags) spin_lock_irqsave(lock, flags)
534 : : #define smc_special_unlock(lock, flags) spin_unlock_irqrestore(lock, flags)
535 : : #else
536 : : #define smc_special_trylock(lock, flags) (flags == flags)
537 : : #define smc_special_lock(lock, flags) do { flags = 0; } while (0)
538 : : #define smc_special_unlock(lock, flags) do { flags = 0; } while (0)
539 : : #endif
540 : :
541 : : /*
542 : : * This is called to actually send a packet to the chip.
543 : : */
544 : 0 : static void smc_hardware_send_pkt(unsigned long data)
545 : : {
546 : 0 : struct net_device *dev = (struct net_device *)data;
547 : : struct smc_local *lp = netdev_priv(dev);
548 : 0 : void __iomem *ioaddr = lp->base;
549 : : struct sk_buff *skb;
550 : : unsigned int packet_no, len;
551 : : unsigned char *buf;
552 : : unsigned long flags;
553 : :
554 : : DBG(3, dev, "%s\n", __func__);
555 : :
556 [ # # ][ # # ]: 0 : if (!smc_special_trylock(&lp->lock, flags)) {
[ # # ]
557 : : netif_stop_queue(dev);
558 : 0 : tasklet_schedule(&lp->tx_task);
559 : : return;
560 : : }
561 : :
562 : 0 : skb = lp->pending_tx_skb;
563 [ # # ]: 0 : if (unlikely(!skb)) {
564 : : smc_special_unlock(&lp->lock, flags);
565 : : return;
566 : : }
567 : 0 : lp->pending_tx_skb = NULL;
568 : :
569 [ # # ]: 0 : packet_no = SMC_GET_AR(lp);
570 [ # # ]: 0 : if (unlikely(packet_no & AR_FAILED)) {
571 : 0 : netdev_err(dev, "Memory allocation failed.\n");
572 : 0 : dev->stats.tx_errors++;
573 : 0 : dev->stats.tx_fifo_errors++;
574 : : smc_special_unlock(&lp->lock, flags);
575 : : goto done;
576 : : }
577 : :
578 : : /* point to the beginning of the packet */
579 [ # # ][ # # ]: 0 : SMC_SET_PN(lp, packet_no);
580 [ # # ]: 0 : SMC_SET_PTR(lp, PTR_AUTOINC);
581 : :
582 : 0 : buf = skb->data;
583 : 0 : len = skb->len;
584 : : DBG(2, dev, "TX PNR 0x%x LENGTH 0x%04x (%d) BUF 0x%p\n",
585 : : packet_no, len, len, buf);
586 : : PRINT_PKT(buf, len);
587 : :
588 : : /*
589 : : * Send the packet length (+6 for status words, length, and ctl.
590 : : * The card will pad to 64 bytes with zeroes if packet is too small.
591 : : */
592 [ # # ]: 0 : SMC_PUT_PKT_HDR(lp, 0, len + 6);
593 : :
594 : : /* send the actual data */
595 [ # # ][ # # ]: 0 : SMC_PUSH_DATA(lp, buf, len & ~1);
[ # # ][ # # ]
[ # # ][ # # ]
596 : :
597 : : /* Send final ctl word with the last byte if there is one */
598 [ # # ]: 0 : SMC_outw(((len & 1) ? (0x2000 | buf[len-1]) : 0), ioaddr, DATA_REG(lp));
599 : :
600 : : /*
601 : : * If THROTTLE_TX_PKTS is set, we stop the queue here. This will
602 : : * have the effect of having at most one packet queued for TX
603 : : * in the chip's memory at all time.
604 : : *
605 : : * If THROTTLE_TX_PKTS is not set then the queue is stopped only
606 : : * when memory allocation (MC_ALLOC) does not succeed right away.
607 : : */
608 : : if (THROTTLE_TX_PKTS)
609 : : netif_stop_queue(dev);
610 : :
611 : : /* queue the packet for TX */
612 : 0 : SMC_SET_MMU_CMD(lp, MC_ENQUEUE);
613 : : smc_special_unlock(&lp->lock, flags);
614 : :
615 : 0 : dev->trans_start = jiffies;
616 : 0 : dev->stats.tx_packets++;
617 : 0 : dev->stats.tx_bytes += len;
618 : :
619 [ # # ][ # # ]: 0 : SMC_ENABLE_INT(lp, IM_TX_INT | IM_TX_EMPTY_INT);
620 : :
621 : : done: if (!THROTTLE_TX_PKTS)
622 : : netif_wake_queue(dev);
623 : :
624 : 0 : dev_kfree_skb(skb);
625 : : }
626 : :
627 : : /*
628 : : * Since I am not sure if I will have enough room in the chip's ram
629 : : * to store the packet, I call this routine which either sends it
630 : : * now, or set the card to generates an interrupt when ready
631 : : * for the packet.
632 : : */
633 : 0 : static int smc_hard_start_xmit(struct sk_buff *skb, struct net_device *dev)
634 : : {
635 : : struct smc_local *lp = netdev_priv(dev);
636 : 0 : void __iomem *ioaddr = lp->base;
637 : : unsigned int numPages, poll_count, status;
638 : : unsigned long flags;
639 : :
640 : : DBG(3, dev, "%s\n", __func__);
641 : :
642 [ # # ]: 0 : BUG_ON(lp->pending_tx_skb != NULL);
643 : :
644 : : /*
645 : : * The MMU wants the number of pages to be the number of 256 bytes
646 : : * 'pages', minus 1 (since a packet can't ever have 0 pages :))
647 : : *
648 : : * The 91C111 ignores the size bits, but earlier models don't.
649 : : *
650 : : * Pkt size for allocating is data length +6 (for additional status
651 : : * words, length and ctl)
652 : : *
653 : : * If odd size then last byte is included in ctl word.
654 : : */
655 : 0 : numPages = ((skb->len & ~1) + (6 - 1)) >> 8;
656 [ # # ]: 0 : if (unlikely(numPages > 7)) {
657 : 0 : netdev_warn(dev, "Far too big packet error.\n");
658 : 0 : dev->stats.tx_errors++;
659 : 0 : dev->stats.tx_dropped++;
660 : 0 : dev_kfree_skb(skb);
661 : 0 : return NETDEV_TX_OK;
662 : : }
663 : :
664 : 0 : smc_special_lock(&lp->lock, flags);
665 : :
666 : : /* now, try to allocate the memory */
667 : 0 : SMC_SET_MMU_CMD(lp, MC_ALLOC | numPages);
668 : :
669 : : /*
670 : : * Poll the chip for a short amount of time in case the
671 : : * allocation succeeds quickly.
672 : : */
673 : : poll_count = MEMORY_WAIT_TIME;
674 : : do {
675 [ # # ]: 0 : status = SMC_GET_INT(lp);
676 [ # # ]: 0 : if (status & IM_ALLOC_INT) {
677 [ # # ][ # # ]: 0 : SMC_ACK_INT(lp, IM_ALLOC_INT);
678 : : break;
679 : : }
680 [ # # ]: 0 : } while (--poll_count);
681 : :
682 : : smc_special_unlock(&lp->lock, flags);
683 : :
684 : 0 : lp->pending_tx_skb = skb;
685 [ # # ]: 0 : if (!poll_count) {
686 : : /* oh well, wait until the chip finds memory later */
687 : : netif_stop_queue(dev);
688 : : DBG(2, dev, "TX memory allocation deferred.\n");
689 [ # # ][ # # ]: 0 : SMC_ENABLE_INT(lp, IM_ALLOC_INT);
690 : : } else {
691 : : /*
692 : : * Allocation succeeded: push packet to the chip's own memory
693 : : * immediately.
694 : : */
695 : 0 : smc_hardware_send_pkt((unsigned long)dev);
696 : : }
697 : :
698 : : return NETDEV_TX_OK;
699 : : }
700 : :
701 : : /*
702 : : * This handles a TX interrupt, which is only called when:
703 : : * - a TX error occurred, or
704 : : * - CTL_AUTO_RELEASE is not set and TX of a packet completed.
705 : : */
706 : 0 : static void smc_tx(struct net_device *dev)
707 : : {
708 : : struct smc_local *lp = netdev_priv(dev);
709 : 0 : void __iomem *ioaddr = lp->base;
710 : : unsigned int saved_packet, packet_no, tx_status, pkt_len;
711 : :
712 : : DBG(3, dev, "%s\n", __func__);
713 : :
714 : : /* If the TX FIFO is empty then nothing to do */
715 [ # # ]: 0 : packet_no = SMC_GET_TXFIFO(lp);
716 [ # # ]: 0 : if (unlikely(packet_no & TXFIFO_TEMPTY)) {
717 : : PRINTK(dev, "smc_tx with nothing on FIFO.\n");
718 : 0 : return;
719 : : }
720 : :
721 : : /* select packet to read from */
722 [ # # ]: 0 : saved_packet = SMC_GET_PN(lp);
723 [ # # ][ # # ]: 0 : SMC_SET_PN(lp, packet_no);
724 : :
725 : : /* read the first word (status word) from this packet */
726 [ # # ]: 0 : SMC_SET_PTR(lp, PTR_AUTOINC | PTR_READ);
727 [ # # ]: 0 : SMC_GET_PKT_HDR(lp, tx_status, pkt_len);
728 : : DBG(2, dev, "TX STATUS 0x%04x PNR 0x%02x\n",
729 : : tx_status, packet_no);
730 : :
731 [ # # ]: 0 : if (!(tx_status & ES_TX_SUC))
732 : 0 : dev->stats.tx_errors++;
733 : :
734 [ # # ]: 0 : if (tx_status & ES_LOSTCARR)
735 : 0 : dev->stats.tx_carrier_errors++;
736 : :
737 [ # # ]: 0 : if (tx_status & (ES_LATCOL | ES_16COL)) {
738 : : PRINTK(dev, "%s occurred on last xmit\n",
739 : : (tx_status & ES_LATCOL) ?
740 : : "late collision" : "too many collisions");
741 : 0 : dev->stats.tx_window_errors++;
742 [ # # ][ # # ]: 0 : if (!(dev->stats.tx_window_errors & 63) && net_ratelimit()) {
743 : 0 : netdev_info(dev, "unexpectedly large number of bad collisions. Please check duplex setting.\n");
744 : : }
745 : : }
746 : :
747 : : /* kill the packet */
748 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
749 : 0 : SMC_SET_MMU_CMD(lp, MC_FREEPKT);
750 : :
751 : : /* Don't restore Packet Number Reg until busy bit is cleared */
752 [ # # ][ # # ]: 0 : SMC_WAIT_MMU_BUSY(lp);
[ # # ]
753 [ # # ][ # # ]: 0 : SMC_SET_PN(lp, saved_packet);
754 : :
755 : : /* re-enable transmit */
756 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
757 : 0 : SMC_SET_TCR(lp, lp->tcr_cur_mode);
758 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
759 : : }
760 : :
761 : :
762 : : /*---PHY CONTROL AND CONFIGURATION-----------------------------------------*/
763 : :
764 : 0 : static void smc_mii_out(struct net_device *dev, unsigned int val, int bits)
765 : : {
766 : : struct smc_local *lp = netdev_priv(dev);
767 : 0 : void __iomem *ioaddr = lp->base;
768 : : unsigned int mii_reg, mask;
769 : :
770 : 0 : mii_reg = SMC_GET_MII(lp) & ~(MII_MCLK | MII_MDOE | MII_MDO);
771 : 0 : mii_reg |= MII_MDOE;
772 : :
773 [ # # ]: 0 : for (mask = 1 << (bits - 1); mask; mask >>= 1) {
774 [ # # ]: 0 : if (val & mask)
775 : 0 : mii_reg |= MII_MDO;
776 : : else
777 : 0 : mii_reg &= ~MII_MDO;
778 : :
779 : 0 : SMC_SET_MII(lp, mii_reg);
780 : 0 : udelay(MII_DELAY);
781 : 0 : SMC_SET_MII(lp, mii_reg | MII_MCLK);
782 : 0 : udelay(MII_DELAY);
783 : : }
784 : 0 : }
785 : :
786 : 0 : static unsigned int smc_mii_in(struct net_device *dev, int bits)
787 : : {
788 : : struct smc_local *lp = netdev_priv(dev);
789 : 0 : void __iomem *ioaddr = lp->base;
790 : : unsigned int mii_reg, mask, val;
791 : :
792 : 0 : mii_reg = SMC_GET_MII(lp) & ~(MII_MCLK | MII_MDOE | MII_MDO);
793 : 0 : SMC_SET_MII(lp, mii_reg);
794 : :
795 [ # # ]: 0 : for (mask = 1 << (bits - 1), val = 0; mask; mask >>= 1) {
796 [ # # ]: 0 : if (SMC_GET_MII(lp) & MII_MDI)
797 : 0 : val |= mask;
798 : :
799 : 0 : SMC_SET_MII(lp, mii_reg);
800 : 0 : udelay(MII_DELAY);
801 : 0 : SMC_SET_MII(lp, mii_reg | MII_MCLK);
802 : 0 : udelay(MII_DELAY);
803 : : }
804 : :
805 : 0 : return val;
806 : : }
807 : :
808 : : /*
809 : : * Reads a register from the MII Management serial interface
810 : : */
811 : 0 : static int smc_phy_read(struct net_device *dev, int phyaddr, int phyreg)
812 : : {
813 : : struct smc_local *lp = netdev_priv(dev);
814 : 0 : void __iomem *ioaddr = lp->base;
815 : : unsigned int phydata;
816 : :
817 [ # # ]: 0 : SMC_SELECT_BANK(lp, 3);
818 : :
819 : : /* Idle - 32 ones */
820 : 0 : smc_mii_out(dev, 0xffffffff, 32);
821 : :
822 : : /* Start code (01) + read (10) + phyaddr + phyreg */
823 : 0 : smc_mii_out(dev, 6 << 10 | phyaddr << 5 | phyreg, 14);
824 : :
825 : : /* Turnaround (2bits) + phydata */
826 : 0 : phydata = smc_mii_in(dev, 18);
827 : :
828 : : /* Return to idle state */
829 : 0 : SMC_SET_MII(lp, SMC_GET_MII(lp) & ~(MII_MCLK|MII_MDOE|MII_MDO));
830 : :
831 : : DBG(3, dev, "%s: phyaddr=0x%x, phyreg=0x%x, phydata=0x%x\n",
832 : : __func__, phyaddr, phyreg, phydata);
833 : :
834 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
835 : 0 : return phydata;
836 : : }
837 : :
838 : : /*
839 : : * Writes a register to the MII Management serial interface
840 : : */
841 : 0 : static void smc_phy_write(struct net_device *dev, int phyaddr, int phyreg,
842 : : int phydata)
843 : : {
844 : : struct smc_local *lp = netdev_priv(dev);
845 : 0 : void __iomem *ioaddr = lp->base;
846 : :
847 [ # # ]: 0 : SMC_SELECT_BANK(lp, 3);
848 : :
849 : : /* Idle - 32 ones */
850 : 0 : smc_mii_out(dev, 0xffffffff, 32);
851 : :
852 : : /* Start code (01) + write (01) + phyaddr + phyreg + turnaround + phydata */
853 : 0 : smc_mii_out(dev, 5 << 28 | phyaddr << 23 | phyreg << 18 | 2 << 16 | phydata, 32);
854 : :
855 : : /* Return to idle state */
856 : 0 : SMC_SET_MII(lp, SMC_GET_MII(lp) & ~(MII_MCLK|MII_MDOE|MII_MDO));
857 : :
858 : : DBG(3, dev, "%s: phyaddr=0x%x, phyreg=0x%x, phydata=0x%x\n",
859 : : __func__, phyaddr, phyreg, phydata);
860 : :
861 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
862 : 0 : }
863 : :
864 : : /*
865 : : * Finds and reports the PHY address
866 : : */
867 : 0 : static void smc_phy_detect(struct net_device *dev)
868 : : {
869 : : struct smc_local *lp = netdev_priv(dev);
870 : : int phyaddr;
871 : :
872 : : DBG(2, dev, "%s\n", __func__);
873 : :
874 : 0 : lp->phy_type = 0;
875 : :
876 : : /*
877 : : * Scan all 32 PHY addresses if necessary, starting at
878 : : * PHY#1 to PHY#31, and then PHY#0 last.
879 : : */
880 [ # # ]: 0 : for (phyaddr = 1; phyaddr < 33; ++phyaddr) {
881 : : unsigned int id1, id2;
882 : :
883 : : /* Read the PHY identifiers */
884 : 0 : id1 = smc_phy_read(dev, phyaddr & 31, MII_PHYSID1);
885 : 0 : id2 = smc_phy_read(dev, phyaddr & 31, MII_PHYSID2);
886 : :
887 : : DBG(3, dev, "phy_id1=0x%x, phy_id2=0x%x\n",
888 : : id1, id2);
889 : :
890 : : /* Make sure it is a valid identifier */
891 [ # # ][ # # ]: 0 : if (id1 != 0x0000 && id1 != 0xffff && id1 != 0x8000 &&
892 [ # # ]: 0 : id2 != 0x0000 && id2 != 0xffff && id2 != 0x8000) {
893 : : /* Save the PHY's address */
894 : 0 : lp->mii.phy_id = phyaddr & 31;
895 : 0 : lp->phy_type = id1 << 16 | id2;
896 : 0 : break;
897 : : }
898 : : }
899 : 0 : }
900 : :
901 : : /*
902 : : * Sets the PHY to a configuration as determined by the user
903 : : */
904 : 0 : static int smc_phy_fixed(struct net_device *dev)
905 : : {
906 : : struct smc_local *lp = netdev_priv(dev);
907 : 0 : void __iomem *ioaddr = lp->base;
908 : 0 : int phyaddr = lp->mii.phy_id;
909 : : int bmcr, cfg1;
910 : :
911 : : DBG(3, dev, "%s\n", __func__);
912 : :
913 : : /* Enter Link Disable state */
914 : 0 : cfg1 = smc_phy_read(dev, phyaddr, PHY_CFG1_REG);
915 : 0 : cfg1 |= PHY_CFG1_LNKDIS;
916 : 0 : smc_phy_write(dev, phyaddr, PHY_CFG1_REG, cfg1);
917 : :
918 : : /*
919 : : * Set our fixed capabilities
920 : : * Disable auto-negotiation
921 : : */
922 : : bmcr = 0;
923 : :
924 [ # # ]: 0 : if (lp->ctl_rfduplx)
925 : : bmcr |= BMCR_FULLDPLX;
926 : :
927 [ # # ]: 0 : if (lp->ctl_rspeed == 100)
928 : 0 : bmcr |= BMCR_SPEED100;
929 : :
930 : : /* Write our capabilities to the phy control register */
931 : 0 : smc_phy_write(dev, phyaddr, MII_BMCR, bmcr);
932 : :
933 : : /* Re-Configure the Receive/Phy Control register */
934 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
935 [ # # ]: 0 : SMC_SET_RPC(lp, lp->rpc_cur_mode);
936 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
937 : :
938 : 0 : return 1;
939 : : }
940 : :
941 : : /**
942 : : * smc_phy_reset - reset the phy
943 : : * @dev: net device
944 : : * @phy: phy address
945 : : *
946 : : * Issue a software reset for the specified PHY and
947 : : * wait up to 100ms for the reset to complete. We should
948 : : * not access the PHY for 50ms after issuing the reset.
949 : : *
950 : : * The time to wait appears to be dependent on the PHY.
951 : : *
952 : : * Must be called with lp->lock locked.
953 : : */
954 : 0 : static int smc_phy_reset(struct net_device *dev, int phy)
955 : : {
956 : : struct smc_local *lp = netdev_priv(dev);
957 : : unsigned int bmcr;
958 : : int timeout;
959 : :
960 : 0 : smc_phy_write(dev, phy, MII_BMCR, BMCR_RESET);
961 : :
962 [ # # ]: 0 : for (timeout = 2; timeout; timeout--) {
963 : : spin_unlock_irq(&lp->lock);
964 : 0 : msleep(50);
965 : : spin_lock_irq(&lp->lock);
966 : :
967 : 0 : bmcr = smc_phy_read(dev, phy, MII_BMCR);
968 [ # # ]: 0 : if (!(bmcr & BMCR_RESET))
969 : : break;
970 : : }
971 : :
972 : 0 : return bmcr & BMCR_RESET;
973 : : }
974 : :
975 : : /**
976 : : * smc_phy_powerdown - powerdown phy
977 : : * @dev: net device
978 : : *
979 : : * Power down the specified PHY
980 : : */
981 : 0 : static void smc_phy_powerdown(struct net_device *dev)
982 : : {
983 : : struct smc_local *lp = netdev_priv(dev);
984 : : unsigned int bmcr;
985 : 0 : int phy = lp->mii.phy_id;
986 : :
987 [ # # ]: 0 : if (lp->phy_type == 0)
988 : 0 : return;
989 : :
990 : : /* We need to ensure that no calls to smc_phy_configure are
991 : : pending.
992 : : */
993 : 0 : cancel_work_sync(&lp->phy_configure);
994 : :
995 : 0 : bmcr = smc_phy_read(dev, phy, MII_BMCR);
996 : 0 : smc_phy_write(dev, phy, MII_BMCR, bmcr | BMCR_PDOWN);
997 : : }
998 : :
999 : : /**
1000 : : * smc_phy_check_media - check the media status and adjust TCR
1001 : : * @dev: net device
1002 : : * @init: set true for initialisation
1003 : : *
1004 : : * Select duplex mode depending on negotiation state. This
1005 : : * also updates our carrier state.
1006 : : */
1007 : 0 : static void smc_phy_check_media(struct net_device *dev, int init)
1008 : : {
1009 : : struct smc_local *lp = netdev_priv(dev);
1010 : 0 : void __iomem *ioaddr = lp->base;
1011 : :
1012 [ # # ]: 0 : if (mii_check_media(&lp->mii, netif_msg_link(lp), init)) {
1013 : : /* duplex state has changed */
1014 [ # # ]: 0 : if (lp->mii.full_duplex) {
1015 : 0 : lp->tcr_cur_mode |= TCR_SWFDUP;
1016 : : } else {
1017 : 0 : lp->tcr_cur_mode &= ~TCR_SWFDUP;
1018 : : }
1019 : :
1020 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1021 : 0 : SMC_SET_TCR(lp, lp->tcr_cur_mode);
1022 : : }
1023 : 0 : }
1024 : :
1025 : : /*
1026 : : * Configures the specified PHY through the MII management interface
1027 : : * using Autonegotiation.
1028 : : * Calls smc_phy_fixed() if the user has requested a certain config.
1029 : : * If RPC ANEG bit is set, the media selection is dependent purely on
1030 : : * the selection by the MII (either in the MII BMCR reg or the result
1031 : : * of autonegotiation.) If the RPC ANEG bit is cleared, the selection
1032 : : * is controlled by the RPC SPEED and RPC DPLX bits.
1033 : : */
1034 : 0 : static void smc_phy_configure(struct work_struct *work)
1035 : : {
1036 : : struct smc_local *lp =
1037 : : container_of(work, struct smc_local, phy_configure);
1038 : 0 : struct net_device *dev = lp->dev;
1039 : 0 : void __iomem *ioaddr = lp->base;
1040 : 0 : int phyaddr = lp->mii.phy_id;
1041 : : int my_phy_caps; /* My PHY capabilities */
1042 : : int my_ad_caps; /* My Advertised capabilities */
1043 : : int status;
1044 : :
1045 : : DBG(3, dev, "smc_program_phy()\n");
1046 : :
1047 : : spin_lock_irq(&lp->lock);
1048 : :
1049 : : /*
1050 : : * We should not be called if phy_type is zero.
1051 : : */
1052 [ # # ]: 0 : if (lp->phy_type == 0)
1053 : : goto smc_phy_configure_exit;
1054 : :
1055 [ # # ]: 0 : if (smc_phy_reset(dev, phyaddr)) {
1056 : 0 : netdev_info(dev, "PHY reset timed out\n");
1057 : 0 : goto smc_phy_configure_exit;
1058 : : }
1059 : :
1060 : : /*
1061 : : * Enable PHY Interrupts (for register 18)
1062 : : * Interrupts listed here are disabled
1063 : : */
1064 : 0 : smc_phy_write(dev, phyaddr, PHY_MASK_REG,
1065 : : PHY_INT_LOSSSYNC | PHY_INT_CWRD | PHY_INT_SSD |
1066 : : PHY_INT_ESD | PHY_INT_RPOL | PHY_INT_JAB |
1067 : : PHY_INT_SPDDET | PHY_INT_DPLXDET);
1068 : :
1069 : : /* Configure the Receive/Phy Control register */
1070 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1071 [ # # ]: 0 : SMC_SET_RPC(lp, lp->rpc_cur_mode);
1072 : :
1073 : : /* If the user requested no auto neg, then go set his request */
1074 [ # # ]: 0 : if (lp->mii.force_media) {
1075 : 0 : smc_phy_fixed(dev);
1076 : 0 : goto smc_phy_configure_exit;
1077 : : }
1078 : :
1079 : : /* Copy our capabilities from MII_BMSR to MII_ADVERTISE */
1080 : 0 : my_phy_caps = smc_phy_read(dev, phyaddr, MII_BMSR);
1081 : :
1082 [ # # ]: 0 : if (!(my_phy_caps & BMSR_ANEGCAPABLE)) {
1083 : 0 : netdev_info(dev, "Auto negotiation NOT supported\n");
1084 : 0 : smc_phy_fixed(dev);
1085 : 0 : goto smc_phy_configure_exit;
1086 : : }
1087 : :
1088 : : my_ad_caps = ADVERTISE_CSMA; /* I am CSMA capable */
1089 : :
1090 [ # # ]: 0 : if (my_phy_caps & BMSR_100BASE4)
1091 : : my_ad_caps |= ADVERTISE_100BASE4;
1092 [ # # ]: 0 : if (my_phy_caps & BMSR_100FULL)
1093 : 0 : my_ad_caps |= ADVERTISE_100FULL;
1094 [ # # ]: 0 : if (my_phy_caps & BMSR_100HALF)
1095 : 0 : my_ad_caps |= ADVERTISE_100HALF;
1096 [ # # ]: 0 : if (my_phy_caps & BMSR_10FULL)
1097 : 0 : my_ad_caps |= ADVERTISE_10FULL;
1098 [ # # ]: 0 : if (my_phy_caps & BMSR_10HALF)
1099 : 0 : my_ad_caps |= ADVERTISE_10HALF;
1100 : :
1101 : : /* Disable capabilities not selected by our user */
1102 [ # # ]: 0 : if (lp->ctl_rspeed != 100)
1103 : 0 : my_ad_caps &= ~(ADVERTISE_100BASE4|ADVERTISE_100FULL|ADVERTISE_100HALF);
1104 : :
1105 [ # # ]: 0 : if (!lp->ctl_rfduplx)
1106 : 0 : my_ad_caps &= ~(ADVERTISE_100FULL|ADVERTISE_10FULL);
1107 : :
1108 : : /* Update our Auto-Neg Advertisement Register */
1109 : 0 : smc_phy_write(dev, phyaddr, MII_ADVERTISE, my_ad_caps);
1110 : 0 : lp->mii.advertising = my_ad_caps;
1111 : :
1112 : : /*
1113 : : * Read the register back. Without this, it appears that when
1114 : : * auto-negotiation is restarted, sometimes it isn't ready and
1115 : : * the link does not come up.
1116 : : */
1117 : 0 : status = smc_phy_read(dev, phyaddr, MII_ADVERTISE);
1118 : :
1119 : : DBG(2, dev, "phy caps=%x\n", my_phy_caps);
1120 : : DBG(2, dev, "phy advertised caps=%x\n", my_ad_caps);
1121 : :
1122 : : /* Restart auto-negotiation process in order to advertise my caps */
1123 : 0 : smc_phy_write(dev, phyaddr, MII_BMCR, BMCR_ANENABLE | BMCR_ANRESTART);
1124 : :
1125 : 0 : smc_phy_check_media(dev, 1);
1126 : :
1127 : : smc_phy_configure_exit:
1128 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1129 : : spin_unlock_irq(&lp->lock);
1130 : 0 : }
1131 : :
1132 : : /*
1133 : : * smc_phy_interrupt
1134 : : *
1135 : : * Purpose: Handle interrupts relating to PHY register 18. This is
1136 : : * called from the "hard" interrupt handler under our private spinlock.
1137 : : */
1138 : 0 : static void smc_phy_interrupt(struct net_device *dev)
1139 : : {
1140 : : struct smc_local *lp = netdev_priv(dev);
1141 : 0 : int phyaddr = lp->mii.phy_id;
1142 : : int phy18;
1143 : :
1144 : : DBG(2, dev, "%s\n", __func__);
1145 : :
1146 [ # # ]: 0 : if (lp->phy_type == 0)
1147 : 0 : return;
1148 : :
1149 : : for(;;) {
1150 : 0 : smc_phy_check_media(dev, 0);
1151 : :
1152 : : /* Read PHY Register 18, Status Output */
1153 : 0 : phy18 = smc_phy_read(dev, phyaddr, PHY_INT_REG);
1154 [ # # ]: 0 : if ((phy18 & PHY_INT_INT) == 0)
1155 : : break;
1156 : : }
1157 : : }
1158 : :
1159 : : /*--- END PHY CONTROL AND CONFIGURATION-------------------------------------*/
1160 : :
1161 : 0 : static void smc_10bt_check_media(struct net_device *dev, int init)
1162 : : {
1163 : : struct smc_local *lp = netdev_priv(dev);
1164 : 0 : void __iomem *ioaddr = lp->base;
1165 : : unsigned int old_carrier, new_carrier;
1166 : :
1167 : 0 : old_carrier = netif_carrier_ok(dev) ? 1 : 0;
1168 : :
1169 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1170 : 0 : new_carrier = (SMC_GET_EPH_STATUS(lp) & ES_LINK_OK) ? 1 : 0;
1171 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1172 : :
1173 [ # # ]: 0 : if (init || (old_carrier != new_carrier)) {
1174 [ # # ]: 0 : if (!new_carrier) {
1175 : 0 : netif_carrier_off(dev);
1176 : : } else {
1177 : 0 : netif_carrier_on(dev);
1178 : : }
1179 [ # # ]: 0 : if (netif_msg_link(lp))
1180 [ # # ]: 0 : netdev_info(dev, "link %s\n",
1181 : : new_carrier ? "up" : "down");
1182 : : }
1183 : 0 : }
1184 : :
1185 : 0 : static void smc_eph_interrupt(struct net_device *dev)
1186 : : {
1187 : : struct smc_local *lp = netdev_priv(dev);
1188 : 0 : void __iomem *ioaddr = lp->base;
1189 : : unsigned int ctl;
1190 : :
1191 : 0 : smc_10bt_check_media(dev, 0);
1192 : :
1193 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1194 : 0 : ctl = SMC_GET_CTL(lp);
1195 : 0 : SMC_SET_CTL(lp, ctl & ~CTL_LE_ENABLE);
1196 : 0 : SMC_SET_CTL(lp, ctl);
1197 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1198 : 0 : }
1199 : :
1200 : : /*
1201 : : * This is the main routine of the driver, to handle the device when
1202 : : * it needs some attention.
1203 : : */
1204 : 0 : static irqreturn_t smc_interrupt(int irq, void *dev_id)
1205 : : {
1206 : : struct net_device *dev = dev_id;
1207 : : struct smc_local *lp = netdev_priv(dev);
1208 : 0 : void __iomem *ioaddr = lp->base;
1209 : : int status, mask, timeout, card_stats;
1210 : : int saved_pointer;
1211 : :
1212 : : DBG(3, dev, "%s\n", __func__);
1213 : :
1214 : : spin_lock(&lp->lock);
1215 : :
1216 : : /* A preamble may be used when there is a potential race
1217 : : * between the interruptible transmit functions and this
1218 : : * ISR. */
1219 : : SMC_INTERRUPT_PREAMBLE;
1220 : :
1221 : 0 : saved_pointer = SMC_GET_PTR(lp);
1222 [ # # ]: 0 : mask = SMC_GET_INT_MASK(lp);
1223 [ # # ]: 0 : SMC_SET_INT_MASK(lp, 0);
1224 : :
1225 : : /* set a timeout value, so I don't stay here forever */
1226 : : timeout = MAX_IRQ_LOOPS;
1227 : :
1228 : : do {
1229 [ # # ]: 0 : status = SMC_GET_INT(lp);
1230 : :
1231 : : DBG(2, dev, "INT 0x%02x MASK 0x%02x MEM 0x%04x FIFO 0x%04x\n",
1232 : : status, mask,
1233 : : ({ int meminfo; SMC_SELECT_BANK(lp, 0);
1234 : : meminfo = SMC_GET_MIR(lp);
1235 : : SMC_SELECT_BANK(lp, 2); meminfo; }),
1236 : : SMC_GET_FIFO(lp));
1237 : :
1238 : 0 : status &= mask;
1239 [ # # ]: 0 : if (!status)
1240 : : break;
1241 : :
1242 [ # # ]: 0 : if (status & IM_TX_INT) {
1243 : : /* do this before RX as it will free memory quickly */
1244 : : DBG(3, dev, "TX int\n");
1245 : 0 : smc_tx(dev);
1246 [ # # ][ # # ]: 0 : SMC_ACK_INT(lp, IM_TX_INT);
1247 : : if (THROTTLE_TX_PKTS)
1248 : : netif_wake_queue(dev);
1249 [ # # ]: 0 : } else if (status & IM_RCV_INT) {
1250 : : DBG(3, dev, "RX irq\n");
1251 : : smc_rcv(dev);
1252 [ # # ]: 0 : } else if (status & IM_ALLOC_INT) {
1253 : : DBG(3, dev, "Allocation irq\n");
1254 : 0 : tasklet_hi_schedule(&lp->tx_task);
1255 : 0 : mask &= ~IM_ALLOC_INT;
1256 [ # # ]: 0 : } else if (status & IM_TX_EMPTY_INT) {
1257 : : DBG(3, dev, "TX empty\n");
1258 : 0 : mask &= ~IM_TX_EMPTY_INT;
1259 : :
1260 : : /* update stats */
1261 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1262 : 0 : card_stats = SMC_GET_COUNTER(lp);
1263 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1264 : :
1265 : : /* single collisions */
1266 : 0 : dev->stats.collisions += card_stats & 0xF;
1267 : 0 : card_stats >>= 4;
1268 : :
1269 : : /* multiple collisions */
1270 : 0 : dev->stats.collisions += card_stats & 0xF;
1271 [ # # ]: 0 : } else if (status & IM_RX_OVRN_INT) {
1272 : : DBG(1, dev, "RX overrun (EPH_ST 0x%04x)\n",
1273 : : ({ int eph_st; SMC_SELECT_BANK(lp, 0);
1274 : : eph_st = SMC_GET_EPH_STATUS(lp);
1275 : : SMC_SELECT_BANK(lp, 2); eph_st; }));
1276 [ # # ][ # # ]: 0 : SMC_ACK_INT(lp, IM_RX_OVRN_INT);
1277 : 0 : dev->stats.rx_errors++;
1278 : 0 : dev->stats.rx_fifo_errors++;
1279 [ # # ]: 0 : } else if (status & IM_EPH_INT) {
1280 : 0 : smc_eph_interrupt(dev);
1281 [ # # ]: 0 : } else if (status & IM_MDINT) {
1282 [ # # ][ # # ]: 0 : SMC_ACK_INT(lp, IM_MDINT);
1283 : 0 : smc_phy_interrupt(dev);
1284 [ # # ]: 0 : } else if (status & IM_ERCV_INT) {
1285 [ # # ][ # # ]: 0 : SMC_ACK_INT(lp, IM_ERCV_INT);
1286 : : PRINTK(dev, "UNSUPPORTED: ERCV INTERRUPT\n");
1287 : : }
1288 [ # # ]: 0 : } while (--timeout);
1289 : :
1290 : : /* restore register states */
1291 [ # # ]: 0 : SMC_SET_PTR(lp, saved_pointer);
1292 [ # # ]: 0 : SMC_SET_INT_MASK(lp, mask);
1293 : : spin_unlock(&lp->lock);
1294 : :
1295 : : #ifndef CONFIG_NET_POLL_CONTROLLER
1296 : : if (timeout == MAX_IRQ_LOOPS)
1297 : : PRINTK(dev, "spurious interrupt (mask = 0x%02x)\n",
1298 : : mask);
1299 : : #endif
1300 : : DBG(3, dev, "Interrupt done (%d loops)\n",
1301 : : MAX_IRQ_LOOPS - timeout);
1302 : :
1303 : : /*
1304 : : * We return IRQ_HANDLED unconditionally here even if there was
1305 : : * nothing to do. There is a possibility that a packet might
1306 : : * get enqueued into the chip right after TX_EMPTY_INT is raised
1307 : : * but just before the CPU acknowledges the IRQ.
1308 : : * Better take an unneeded IRQ in some occasions than complexifying
1309 : : * the code for all cases.
1310 : : */
1311 : 0 : return IRQ_HANDLED;
1312 : : }
1313 : :
1314 : : #ifdef CONFIG_NET_POLL_CONTROLLER
1315 : : /*
1316 : : * Polling receive - used by netconsole and other diagnostic tools
1317 : : * to allow network i/o with interrupts disabled.
1318 : : */
1319 : : static void smc_poll_controller(struct net_device *dev)
1320 : : {
1321 : : disable_irq(dev->irq);
1322 : : smc_interrupt(dev->irq, dev);
1323 : : enable_irq(dev->irq);
1324 : : }
1325 : : #endif
1326 : :
1327 : : /* Our watchdog timed out. Called by the networking layer */
1328 : 0 : static void smc_timeout(struct net_device *dev)
1329 : : {
1330 : : struct smc_local *lp = netdev_priv(dev);
1331 : 0 : void __iomem *ioaddr = lp->base;
1332 : : int status, mask, eph_st, meminfo, fifo;
1333 : :
1334 : : DBG(2, dev, "%s\n", __func__);
1335 : :
1336 : : spin_lock_irq(&lp->lock);
1337 [ # # ]: 0 : status = SMC_GET_INT(lp);
1338 [ # # ]: 0 : mask = SMC_GET_INT_MASK(lp);
1339 : 0 : fifo = SMC_GET_FIFO(lp);
1340 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1341 : 0 : eph_st = SMC_GET_EPH_STATUS(lp);
1342 : 0 : meminfo = SMC_GET_MIR(lp);
1343 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1344 : : spin_unlock_irq(&lp->lock);
1345 : : PRINTK(dev, "TX timeout (INT 0x%02x INTMASK 0x%02x MEM 0x%04x FIFO 0x%04x EPH_ST 0x%04x)\n",
1346 : : status, mask, meminfo, fifo, eph_st);
1347 : :
1348 : 0 : smc_reset(dev);
1349 : 0 : smc_enable(dev);
1350 : :
1351 : : /*
1352 : : * Reconfiguring the PHY doesn't seem like a bad idea here, but
1353 : : * smc_phy_configure() calls msleep() which calls schedule_timeout()
1354 : : * which calls schedule(). Hence we use a work queue.
1355 : : */
1356 [ # # ]: 0 : if (lp->phy_type != 0)
1357 : 0 : schedule_work(&lp->phy_configure);
1358 : :
1359 : : /* We can accept TX packets again */
1360 : 0 : dev->trans_start = jiffies; /* prevent tx timeout */
1361 : : netif_wake_queue(dev);
1362 : 0 : }
1363 : :
1364 : : /*
1365 : : * This routine will, depending on the values passed to it,
1366 : : * either make it accept multicast packets, go into
1367 : : * promiscuous mode (for TCPDUMP and cousins) or accept
1368 : : * a select set of multicast packets
1369 : : */
1370 : 0 : static void smc_set_multicast_list(struct net_device *dev)
1371 : : {
1372 : : struct smc_local *lp = netdev_priv(dev);
1373 : 0 : void __iomem *ioaddr = lp->base;
1374 : : unsigned char multicast_table[8];
1375 : : int update_multicast = 0;
1376 : :
1377 : : DBG(2, dev, "%s\n", __func__);
1378 : :
1379 [ # # ]: 0 : if (dev->flags & IFF_PROMISC) {
1380 : : DBG(2, dev, "RCR_PRMS\n");
1381 : 0 : lp->rcr_cur_mode |= RCR_PRMS;
1382 : : }
1383 : :
1384 : : /* BUG? I never disable promiscuous mode if multicasting was turned on.
1385 : : Now, I turn off promiscuous mode, but I don't do anything to multicasting
1386 : : when promiscuous mode is turned on.
1387 : : */
1388 : :
1389 : : /*
1390 : : * Here, I am setting this to accept all multicast packets.
1391 : : * I don't need to zero the multicast table, because the flag is
1392 : : * checked before the table is
1393 : : */
1394 [ # # ][ # # ]: 0 : else if (dev->flags & IFF_ALLMULTI || netdev_mc_count(dev) > 16) {
1395 : : DBG(2, dev, "RCR_ALMUL\n");
1396 : 0 : lp->rcr_cur_mode |= RCR_ALMUL;
1397 : : }
1398 : :
1399 : : /*
1400 : : * This sets the internal hardware table to filter out unwanted
1401 : : * multicast packets before they take up memory.
1402 : : *
1403 : : * The SMC chip uses a hash table where the high 6 bits of the CRC of
1404 : : * address are the offset into the table. If that bit is 1, then the
1405 : : * multicast packet is accepted. Otherwise, it's dropped silently.
1406 : : *
1407 : : * To use the 6 bits as an offset into the table, the high 3 bits are
1408 : : * the number of the 8 bit register, while the low 3 bits are the bit
1409 : : * within that register.
1410 : : */
1411 [ # # ]: 0 : else if (!netdev_mc_empty(dev)) {
1412 : : struct netdev_hw_addr *ha;
1413 : :
1414 : : /* table for flipping the order of 3 bits */
1415 : : static const unsigned char invert3[] = {0, 4, 2, 6, 1, 5, 3, 7};
1416 : :
1417 : : /* start with a table of all zeros: reject all */
1418 : 0 : memset(multicast_table, 0, sizeof(multicast_table));
1419 : :
1420 [ # # ]: 0 : netdev_for_each_mc_addr(ha, dev) {
1421 : : int position;
1422 : :
1423 : : /* only use the low order bits */
1424 : 0 : position = crc32_le(~0, ha->addr, 6) & 0x3f;
1425 : :
1426 : : /* do some messy swapping to put the bit in the right spot */
1427 : 0 : multicast_table[invert3[position&7]] |=
1428 : 0 : (1<<invert3[(position>>3)&7]);
1429 : : }
1430 : :
1431 : : /* be sure I get rid of flags I might have set */
1432 : 0 : lp->rcr_cur_mode &= ~(RCR_PRMS | RCR_ALMUL);
1433 : :
1434 : : /* now, the table can be loaded into the chipset */
1435 : : update_multicast = 1;
1436 : : } else {
1437 : : DBG(2, dev, "~(RCR_PRMS|RCR_ALMUL)\n");
1438 : 0 : lp->rcr_cur_mode &= ~(RCR_PRMS | RCR_ALMUL);
1439 : :
1440 : : /*
1441 : : * since I'm disabling all multicast entirely, I need to
1442 : : * clear the multicast list
1443 : : */
1444 : 0 : memset(multicast_table, 0, sizeof(multicast_table));
1445 : : update_multicast = 1;
1446 : : }
1447 : :
1448 : : spin_lock_irq(&lp->lock);
1449 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1450 : 0 : SMC_SET_RCR(lp, lp->rcr_cur_mode);
1451 [ # # ]: 0 : if (update_multicast) {
1452 [ # # ]: 0 : SMC_SELECT_BANK(lp, 3);
1453 : 0 : SMC_SET_MCAST(lp, multicast_table);
1454 : : }
1455 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1456 : : spin_unlock_irq(&lp->lock);
1457 : 0 : }
1458 : :
1459 : :
1460 : : /*
1461 : : * Open and Initialize the board
1462 : : *
1463 : : * Set up everything, reset the card, etc..
1464 : : */
1465 : : static int
1466 : 0 : smc_open(struct net_device *dev)
1467 : : {
1468 : : struct smc_local *lp = netdev_priv(dev);
1469 : :
1470 : : DBG(2, dev, "%s\n", __func__);
1471 : :
1472 : : /* Setup the default Register Modes */
1473 : 0 : lp->tcr_cur_mode = TCR_DEFAULT;
1474 : 0 : lp->rcr_cur_mode = RCR_DEFAULT;
1475 : 0 : lp->rpc_cur_mode = RPC_DEFAULT |
1476 : 0 : lp->cfg.leda << RPC_LSXA_SHFT |
1477 : 0 : lp->cfg.ledb << RPC_LSXB_SHFT;
1478 : :
1479 : : /*
1480 : : * If we are not using a MII interface, we need to
1481 : : * monitor our own carrier signal to detect faults.
1482 : : */
1483 [ # # ]: 0 : if (lp->phy_type == 0)
1484 : 0 : lp->tcr_cur_mode |= TCR_MON_CSN;
1485 : :
1486 : : /* reset the hardware */
1487 : 0 : smc_reset(dev);
1488 : 0 : smc_enable(dev);
1489 : :
1490 : : /* Configure the PHY, initialize the link state */
1491 [ # # ]: 0 : if (lp->phy_type != 0)
1492 : 0 : smc_phy_configure(&lp->phy_configure);
1493 : : else {
1494 : : spin_lock_irq(&lp->lock);
1495 : 0 : smc_10bt_check_media(dev, 1);
1496 : : spin_unlock_irq(&lp->lock);
1497 : : }
1498 : :
1499 : : netif_start_queue(dev);
1500 : 0 : return 0;
1501 : : }
1502 : :
1503 : : /*
1504 : : * smc_close
1505 : : *
1506 : : * this makes the board clean up everything that it can
1507 : : * and not talk to the outside world. Caused by
1508 : : * an 'ifconfig ethX down'
1509 : : */
1510 : 0 : static int smc_close(struct net_device *dev)
1511 : : {
1512 : : struct smc_local *lp = netdev_priv(dev);
1513 : :
1514 : : DBG(2, dev, "%s\n", __func__);
1515 : :
1516 : : netif_stop_queue(dev);
1517 : 0 : netif_carrier_off(dev);
1518 : :
1519 : : /* clear everything */
1520 : 0 : smc_shutdown(dev);
1521 : 0 : tasklet_kill(&lp->tx_task);
1522 : 0 : smc_phy_powerdown(dev);
1523 : 0 : return 0;
1524 : : }
1525 : :
1526 : : /*
1527 : : * Ethtool support
1528 : : */
1529 : : static int
1530 : 0 : smc_ethtool_getsettings(struct net_device *dev, struct ethtool_cmd *cmd)
1531 : : {
1532 : : struct smc_local *lp = netdev_priv(dev);
1533 : : int ret;
1534 : :
1535 : 0 : cmd->maxtxpkt = 1;
1536 : 0 : cmd->maxrxpkt = 1;
1537 : :
1538 [ # # ]: 0 : if (lp->phy_type != 0) {
1539 : : spin_lock_irq(&lp->lock);
1540 : 0 : ret = mii_ethtool_gset(&lp->mii, cmd);
1541 : : spin_unlock_irq(&lp->lock);
1542 : : } else {
1543 : 0 : cmd->supported = SUPPORTED_10baseT_Half |
1544 : : SUPPORTED_10baseT_Full |
1545 : : SUPPORTED_TP | SUPPORTED_AUI;
1546 : :
1547 [ # # ]: 0 : if (lp->ctl_rspeed == 10)
1548 : : ethtool_cmd_speed_set(cmd, SPEED_10);
1549 [ # # ]: 0 : else if (lp->ctl_rspeed == 100)
1550 : : ethtool_cmd_speed_set(cmd, SPEED_100);
1551 : :
1552 : 0 : cmd->autoneg = AUTONEG_DISABLE;
1553 : 0 : cmd->transceiver = XCVR_INTERNAL;
1554 : 0 : cmd->port = 0;
1555 : 0 : cmd->duplex = lp->tcr_cur_mode & TCR_SWFDUP ? DUPLEX_FULL : DUPLEX_HALF;
1556 : :
1557 : : ret = 0;
1558 : : }
1559 : :
1560 : 0 : return ret;
1561 : : }
1562 : :
1563 : : static int
1564 : 0 : smc_ethtool_setsettings(struct net_device *dev, struct ethtool_cmd *cmd)
1565 : : {
1566 : : struct smc_local *lp = netdev_priv(dev);
1567 : : int ret;
1568 : :
1569 [ # # ]: 0 : if (lp->phy_type != 0) {
1570 : : spin_lock_irq(&lp->lock);
1571 : 0 : ret = mii_ethtool_sset(&lp->mii, cmd);
1572 : : spin_unlock_irq(&lp->lock);
1573 : : } else {
1574 [ # # ][ # # ]: 0 : if (cmd->autoneg != AUTONEG_DISABLE ||
1575 [ # # ]: 0 : cmd->speed != SPEED_10 ||
1576 [ # # ]: 0 : (cmd->duplex != DUPLEX_HALF && cmd->duplex != DUPLEX_FULL) ||
1577 : 0 : (cmd->port != PORT_TP && cmd->port != PORT_AUI))
1578 : : return -EINVAL;
1579 : :
1580 : : // lp->port = cmd->port;
1581 : 0 : lp->ctl_rfduplx = cmd->duplex == DUPLEX_FULL;
1582 : :
1583 : : // if (netif_running(dev))
1584 : : // smc_set_port(dev);
1585 : :
1586 : : ret = 0;
1587 : : }
1588 : :
1589 : 0 : return ret;
1590 : : }
1591 : :
1592 : : static void
1593 : 0 : smc_ethtool_getdrvinfo(struct net_device *dev, struct ethtool_drvinfo *info)
1594 : : {
1595 : 0 : strlcpy(info->driver, CARDNAME, sizeof(info->driver));
1596 : 0 : strlcpy(info->version, version, sizeof(info->version));
1597 : 0 : strlcpy(info->bus_info, dev_name(dev->dev.parent),
1598 : : sizeof(info->bus_info));
1599 : 0 : }
1600 : :
1601 : 0 : static int smc_ethtool_nwayreset(struct net_device *dev)
1602 : : {
1603 : : struct smc_local *lp = netdev_priv(dev);
1604 : : int ret = -EINVAL;
1605 : :
1606 [ # # ]: 0 : if (lp->phy_type != 0) {
1607 : : spin_lock_irq(&lp->lock);
1608 : 0 : ret = mii_nway_restart(&lp->mii);
1609 : : spin_unlock_irq(&lp->lock);
1610 : : }
1611 : :
1612 : 0 : return ret;
1613 : : }
1614 : :
1615 : 0 : static u32 smc_ethtool_getmsglevel(struct net_device *dev)
1616 : : {
1617 : : struct smc_local *lp = netdev_priv(dev);
1618 : 0 : return lp->msg_enable;
1619 : : }
1620 : :
1621 : 0 : static void smc_ethtool_setmsglevel(struct net_device *dev, u32 level)
1622 : : {
1623 : : struct smc_local *lp = netdev_priv(dev);
1624 : 0 : lp->msg_enable = level;
1625 : 0 : }
1626 : :
1627 : 0 : static int smc_write_eeprom_word(struct net_device *dev, u16 addr, u16 word)
1628 : : {
1629 : : u16 ctl;
1630 : : struct smc_local *lp = netdev_priv(dev);
1631 : 0 : void __iomem *ioaddr = lp->base;
1632 : :
1633 : : spin_lock_irq(&lp->lock);
1634 : : /* load word into GP register */
1635 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1636 [ # # ]: 0 : SMC_SET_GP(lp, word);
1637 : : /* set the address to put the data in EEPROM */
1638 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1639 [ # # ]: 0 : SMC_SET_PTR(lp, addr);
1640 : : /* tell it to write */
1641 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1642 : 0 : ctl = SMC_GET_CTL(lp);
1643 : 0 : SMC_SET_CTL(lp, ctl | (CTL_EEPROM_SELECT | CTL_STORE));
1644 : : /* wait for it to finish */
1645 : : do {
1646 : 0 : udelay(1);
1647 [ # # ]: 0 : } while (SMC_GET_CTL(lp) & CTL_STORE);
1648 : : /* clean up */
1649 : 0 : SMC_SET_CTL(lp, ctl);
1650 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1651 : : spin_unlock_irq(&lp->lock);
1652 : 0 : return 0;
1653 : : }
1654 : :
1655 : 0 : static int smc_read_eeprom_word(struct net_device *dev, u16 addr, u16 *word)
1656 : : {
1657 : : u16 ctl;
1658 : : struct smc_local *lp = netdev_priv(dev);
1659 : 0 : void __iomem *ioaddr = lp->base;
1660 : :
1661 : : spin_lock_irq(&lp->lock);
1662 : : /* set the EEPROM address to get the data from */
1663 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1664 [ # # ]: 0 : SMC_SET_PTR(lp, addr | PTR_READ);
1665 : : /* tell it to load */
1666 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1667 [ # # ]: 0 : SMC_SET_GP(lp, 0xffff); /* init to known */
1668 : 0 : ctl = SMC_GET_CTL(lp);
1669 : 0 : SMC_SET_CTL(lp, ctl | (CTL_EEPROM_SELECT | CTL_RELOAD));
1670 : : /* wait for it to finish */
1671 : : do {
1672 : 0 : udelay(1);
1673 [ # # ]: 0 : } while (SMC_GET_CTL(lp) & CTL_RELOAD);
1674 : : /* read word from GP register */
1675 : 0 : *word = SMC_GET_GP(lp);
1676 : : /* clean up */
1677 : 0 : SMC_SET_CTL(lp, ctl);
1678 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1679 : : spin_unlock_irq(&lp->lock);
1680 : 0 : return 0;
1681 : : }
1682 : :
1683 : 0 : static int smc_ethtool_geteeprom_len(struct net_device *dev)
1684 : : {
1685 : 0 : return 0x23 * 2;
1686 : : }
1687 : :
1688 : 0 : static int smc_ethtool_geteeprom(struct net_device *dev,
1689 : : struct ethtool_eeprom *eeprom, u8 *data)
1690 : : {
1691 : : int i;
1692 : : int imax;
1693 : :
1694 : : DBG(1, dev, "Reading %d bytes at %d(0x%x)\n",
1695 : : eeprom->len, eeprom->offset, eeprom->offset);
1696 : : imax = smc_ethtool_geteeprom_len(dev);
1697 [ # # ]: 0 : for (i = 0; i < eeprom->len; i += 2) {
1698 : : int ret;
1699 : : u16 wbuf;
1700 : 0 : int offset = i + eeprom->offset;
1701 [ # # ]: 0 : if (offset > imax)
1702 : : break;
1703 : 0 : ret = smc_read_eeprom_word(dev, offset >> 1, &wbuf);
1704 [ # # ]: 0 : if (ret != 0)
1705 : 0 : return ret;
1706 : : DBG(2, dev, "Read 0x%x from 0x%x\n", wbuf, offset >> 1);
1707 : 0 : data[i] = (wbuf >> 8) & 0xff;
1708 : 0 : data[i+1] = wbuf & 0xff;
1709 : : }
1710 : : return 0;
1711 : : }
1712 : :
1713 : 0 : static int smc_ethtool_seteeprom(struct net_device *dev,
1714 : : struct ethtool_eeprom *eeprom, u8 *data)
1715 : : {
1716 : : int i;
1717 : : int imax;
1718 : :
1719 : : DBG(1, dev, "Writing %d bytes to %d(0x%x)\n",
1720 : : eeprom->len, eeprom->offset, eeprom->offset);
1721 : : imax = smc_ethtool_geteeprom_len(dev);
1722 [ # # ]: 0 : for (i = 0; i < eeprom->len; i += 2) {
1723 : : int ret;
1724 : : u16 wbuf;
1725 : 0 : int offset = i + eeprom->offset;
1726 [ # # ]: 0 : if (offset > imax)
1727 : : break;
1728 : 0 : wbuf = (data[i] << 8) | data[i + 1];
1729 : : DBG(2, dev, "Writing 0x%x to 0x%x\n", wbuf, offset >> 1);
1730 : 0 : ret = smc_write_eeprom_word(dev, offset >> 1, wbuf);
1731 [ # # ]: 0 : if (ret != 0)
1732 : : return ret;
1733 : : }
1734 : : return 0;
1735 : : }
1736 : :
1737 : :
1738 : : static const struct ethtool_ops smc_ethtool_ops = {
1739 : : .get_settings = smc_ethtool_getsettings,
1740 : : .set_settings = smc_ethtool_setsettings,
1741 : : .get_drvinfo = smc_ethtool_getdrvinfo,
1742 : :
1743 : : .get_msglevel = smc_ethtool_getmsglevel,
1744 : : .set_msglevel = smc_ethtool_setmsglevel,
1745 : : .nway_reset = smc_ethtool_nwayreset,
1746 : : .get_link = ethtool_op_get_link,
1747 : : .get_eeprom_len = smc_ethtool_geteeprom_len,
1748 : : .get_eeprom = smc_ethtool_geteeprom,
1749 : : .set_eeprom = smc_ethtool_seteeprom,
1750 : : };
1751 : :
1752 : : static const struct net_device_ops smc_netdev_ops = {
1753 : : .ndo_open = smc_open,
1754 : : .ndo_stop = smc_close,
1755 : : .ndo_start_xmit = smc_hard_start_xmit,
1756 : : .ndo_tx_timeout = smc_timeout,
1757 : : .ndo_set_rx_mode = smc_set_multicast_list,
1758 : : .ndo_change_mtu = eth_change_mtu,
1759 : : .ndo_validate_addr = eth_validate_addr,
1760 : : .ndo_set_mac_address = eth_mac_addr,
1761 : : #ifdef CONFIG_NET_POLL_CONTROLLER
1762 : : .ndo_poll_controller = smc_poll_controller,
1763 : : #endif
1764 : : };
1765 : :
1766 : : /*
1767 : : * smc_findirq
1768 : : *
1769 : : * This routine has a simple purpose -- make the SMC chip generate an
1770 : : * interrupt, so an auto-detect routine can detect it, and find the IRQ,
1771 : : */
1772 : : /*
1773 : : * does this still work?
1774 : : *
1775 : : * I just deleted auto_irq.c, since it was never built...
1776 : : * --jgarzik
1777 : : */
1778 : 0 : static int smc_findirq(struct smc_local *lp)
1779 : : {
1780 : 0 : void __iomem *ioaddr = lp->base;
1781 : : int timeout = 20;
1782 : : unsigned long cookie;
1783 : :
1784 : : DBG(2, dev, "%s: %s\n", CARDNAME, __func__);
1785 : :
1786 : 0 : cookie = probe_irq_on();
1787 : :
1788 : : /*
1789 : : * What I try to do here is trigger an ALLOC_INT. This is done
1790 : : * by allocating a small chunk of memory, which will give an interrupt
1791 : : * when done.
1792 : : */
1793 : : /* enable ALLOCation interrupts ONLY */
1794 [ # # ]: 0 : SMC_SELECT_BANK(lp, 2);
1795 [ # # ]: 0 : SMC_SET_INT_MASK(lp, IM_ALLOC_INT);
1796 : :
1797 : : /*
1798 : : * Allocate 512 bytes of memory. Note that the chip was just
1799 : : * reset so all the memory is available
1800 : : */
1801 : 0 : SMC_SET_MMU_CMD(lp, MC_ALLOC | 1);
1802 : :
1803 : : /*
1804 : : * Wait until positive that the interrupt has been generated
1805 : : */
1806 : : do {
1807 : : int int_status;
1808 : 0 : udelay(10);
1809 [ # # ]: 0 : int_status = SMC_GET_INT(lp);
1810 [ # # ]: 0 : if (int_status & IM_ALLOC_INT)
1811 : : break; /* got the interrupt */
1812 [ # # ]: 0 : } while (--timeout);
1813 : :
1814 : : /*
1815 : : * there is really nothing that I can do here if timeout fails,
1816 : : * as autoirq_report will return a 0 anyway, which is what I
1817 : : * want in this case. Plus, the clean up is needed in both
1818 : : * cases.
1819 : : */
1820 : :
1821 : : /* and disable all interrupts again */
1822 [ # # ]: 0 : SMC_SET_INT_MASK(lp, 0);
1823 : :
1824 : : /* and return what I found */
1825 : 0 : return probe_irq_off(cookie);
1826 : : }
1827 : :
1828 : : /*
1829 : : * Function: smc_probe(unsigned long ioaddr)
1830 : : *
1831 : : * Purpose:
1832 : : * Tests to see if a given ioaddr points to an SMC91x chip.
1833 : : * Returns a 0 on success
1834 : : *
1835 : : * Algorithm:
1836 : : * (1) see if the high byte of BANK_SELECT is 0x33
1837 : : * (2) compare the ioaddr with the base register's address
1838 : : * (3) see if I recognize the chip ID in the appropriate register
1839 : : *
1840 : : * Here I do typical initialization tasks.
1841 : : *
1842 : : * o Initialize the structure if needed
1843 : : * o print out my vanity message if not done so already
1844 : : * o print out what type of hardware is detected
1845 : : * o print out the ethernet address
1846 : : * o find the IRQ
1847 : : * o set up my private data
1848 : : * o configure the dev structure with my subroutines
1849 : : * o actually GRAB the irq.
1850 : : * o GRAB the region
1851 : : */
1852 : 0 : static int smc_probe(struct net_device *dev, void __iomem *ioaddr,
1853 : : unsigned long irq_flags)
1854 : : {
1855 : 0 : struct smc_local *lp = netdev_priv(dev);
1856 : : int retval;
1857 : : unsigned int val, revision_register;
1858 : : const char *version_string;
1859 : :
1860 : : DBG(2, dev, "%s: %s\n", CARDNAME, __func__);
1861 : :
1862 : : /* First, see if the high byte is 0x33 */
1863 : 0 : val = SMC_CURRENT_BANK(lp);
1864 : : DBG(2, dev, "%s: bank signature probe returned 0x%04x\n",
1865 : : CARDNAME, val);
1866 [ # # ]: 0 : if ((val & 0xFF00) != 0x3300) {
1867 [ # # ]: 0 : if ((val & 0xFF) == 0x33) {
1868 : 0 : netdev_warn(dev,
1869 : : "%s: Detected possible byte-swapped interface at IOADDR %p\n",
1870 : : CARDNAME, ioaddr);
1871 : : }
1872 : : retval = -ENODEV;
1873 : : goto err_out;
1874 : : }
1875 : :
1876 : : /*
1877 : : * The above MIGHT indicate a device, but I need to write to
1878 : : * further test this.
1879 : : */
1880 [ # # ]: 0 : SMC_SELECT_BANK(lp, 0);
1881 : 0 : val = SMC_CURRENT_BANK(lp);
1882 [ # # ]: 0 : if ((val & 0xFF00) != 0x3300) {
1883 : : retval = -ENODEV;
1884 : : goto err_out;
1885 : : }
1886 : :
1887 : : /*
1888 : : * well, we've already written once, so hopefully another
1889 : : * time won't hurt. This time, I need to switch the bank
1890 : : * register to bank 1, so I can access the base address
1891 : : * register
1892 : : */
1893 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1894 : 0 : val = SMC_GET_BASE(lp);
1895 : 0 : val = ((val & 0x1F00) >> 3) << SMC_IO_SHIFT;
1896 [ # # ]: 0 : if (((unsigned long)ioaddr & (0x3e0 << SMC_IO_SHIFT)) != val) {
1897 : 0 : netdev_warn(dev, "%s: IOADDR %p doesn't match configuration (%x).\n",
1898 : : CARDNAME, ioaddr, val);
1899 : : }
1900 : :
1901 : : /*
1902 : : * check if the revision register is something that I
1903 : : * recognize. These might need to be added to later,
1904 : : * as future revisions could be added.
1905 : : */
1906 [ # # ]: 0 : SMC_SELECT_BANK(lp, 3);
1907 : 0 : revision_register = SMC_GET_REV(lp);
1908 : : DBG(2, dev, "%s: revision = 0x%04x\n", CARDNAME, revision_register);
1909 : 0 : version_string = chip_ids[ (revision_register >> 4) & 0xF];
1910 [ # # ][ # # ]: 0 : if (!version_string || (revision_register & 0xff00) != 0x3300) {
1911 : : /* I don't recognize this chip, so... */
1912 : 0 : netdev_warn(dev, "%s: IO %p: Unrecognized revision register 0x%04x, Contact author.\n",
1913 : : CARDNAME, ioaddr, revision_register);
1914 : :
1915 : : retval = -ENODEV;
1916 : 0 : goto err_out;
1917 : : }
1918 : :
1919 : : /* At this point I'll assume that the chip is an SMC91x. */
1920 [ # # ]: 0 : pr_info_once("%s\n", version);
1921 : :
1922 : : /* fill in some of the fields */
1923 : 0 : dev->base_addr = (unsigned long)ioaddr;
1924 : 0 : lp->base = ioaddr;
1925 : 0 : lp->version = revision_register & 0xff;
1926 : 0 : spin_lock_init(&lp->lock);
1927 : :
1928 : : /* Get the MAC address */
1929 [ # # ]: 0 : SMC_SELECT_BANK(lp, 1);
1930 : 0 : SMC_GET_MAC_ADDR(lp, dev->dev_addr);
1931 : :
1932 : : /* now, reset the chip, and put it into a known state */
1933 : 0 : smc_reset(dev);
1934 : :
1935 : : /*
1936 : : * If dev->irq is 0, then the device has to be banged on to see
1937 : : * what the IRQ is.
1938 : : *
1939 : : * This banging doesn't always detect the IRQ, for unknown reasons.
1940 : : * a workaround is to reset the chip and try again.
1941 : : *
1942 : : * Interestingly, the DOS packet driver *SETS* the IRQ on the card to
1943 : : * be what is requested on the command line. I don't do that, mostly
1944 : : * because the card that I have uses a non-standard method of accessing
1945 : : * the IRQs, and because this _should_ work in most configurations.
1946 : : *
1947 : : * Specifying an IRQ is done with the assumption that the user knows
1948 : : * what (s)he is doing. No checking is done!!!!
1949 : : */
1950 [ # # ]: 0 : if (dev->irq < 1) {
1951 : : int trials;
1952 : :
1953 : : trials = 3;
1954 [ # # ]: 0 : while (trials--) {
1955 : 0 : dev->irq = smc_findirq(lp);
1956 [ # # ]: 0 : if (dev->irq)
1957 : : break;
1958 : : /* kick the card and try again */
1959 : 0 : smc_reset(dev);
1960 : : }
1961 : : }
1962 [ # # ]: 0 : if (dev->irq == 0) {
1963 : 0 : netdev_warn(dev, "Couldn't autodetect your IRQ. Use irq=xx.\n");
1964 : : retval = -ENODEV;
1965 : 0 : goto err_out;
1966 : : }
1967 : : dev->irq = irq_canonicalize(dev->irq);
1968 : :
1969 : : /* Fill in the fields of the device structure with ethernet values. */
1970 : 0 : ether_setup(dev);
1971 : :
1972 : 0 : dev->watchdog_timeo = msecs_to_jiffies(watchdog);
1973 : 0 : dev->netdev_ops = &smc_netdev_ops;
1974 : 0 : dev->ethtool_ops = &smc_ethtool_ops;
1975 : :
1976 : 0 : tasklet_init(&lp->tx_task, smc_hardware_send_pkt, (unsigned long)dev);
1977 : 0 : INIT_WORK(&lp->phy_configure, smc_phy_configure);
1978 : 0 : lp->dev = dev;
1979 : 0 : lp->mii.phy_id_mask = 0x1f;
1980 : 0 : lp->mii.reg_num_mask = 0x1f;
1981 : 0 : lp->mii.force_media = 0;
1982 : 0 : lp->mii.full_duplex = 0;
1983 : 0 : lp->mii.dev = dev;
1984 : 0 : lp->mii.mdio_read = smc_phy_read;
1985 : 0 : lp->mii.mdio_write = smc_phy_write;
1986 : :
1987 : : /*
1988 : : * Locate the phy, if any.
1989 : : */
1990 [ # # ]: 0 : if (lp->version >= (CHIP_91100 << 4))
1991 : 0 : smc_phy_detect(dev);
1992 : :
1993 : : /* then shut everything down to save power */
1994 : 0 : smc_shutdown(dev);
1995 : 0 : smc_phy_powerdown(dev);
1996 : :
1997 : : /* Set default parameters */
1998 : 0 : lp->msg_enable = NETIF_MSG_LINK;
1999 : 0 : lp->ctl_rfduplx = 0;
2000 : 0 : lp->ctl_rspeed = 10;
2001 : :
2002 [ # # ]: 0 : if (lp->version >= (CHIP_91100 << 4)) {
2003 : 0 : lp->ctl_rfduplx = 1;
2004 : 0 : lp->ctl_rspeed = 100;
2005 : : }
2006 : :
2007 : : /* Grab the IRQ */
2008 : 0 : retval = request_irq(dev->irq, smc_interrupt, irq_flags, dev->name, dev);
2009 [ # # ]: 0 : if (retval)
2010 : : goto err_out;
2011 : :
2012 : : #ifdef CONFIG_ARCH_PXA
2013 : : # ifdef SMC_USE_PXA_DMA
2014 : : lp->cfg.flags |= SMC91X_USE_DMA;
2015 : : # endif
2016 : : if (lp->cfg.flags & SMC91X_USE_DMA) {
2017 : : int dma = pxa_request_dma(dev->name, DMA_PRIO_LOW,
2018 : : smc_pxa_dma_irq, NULL);
2019 : : if (dma >= 0)
2020 : : dev->dma = dma;
2021 : : }
2022 : : #endif
2023 : :
2024 : 0 : retval = register_netdev(dev);
2025 [ # # ]: 0 : if (retval == 0) {
2026 : : /* now, print out the card info, in a short format.. */
2027 : 0 : netdev_info(dev, "%s (rev %d) at %p IRQ %d",
2028 : : version_string, revision_register & 0x0f,
2029 : : lp->base, dev->irq);
2030 : :
2031 [ # # ]: 0 : if (dev->dma != (unsigned char)-1)
2032 : 0 : pr_cont(" DMA %d", dev->dma);
2033 : :
2034 [ # # ]: 0 : pr_cont("%s%s\n",
2035 : : lp->cfg.flags & SMC91X_NOWAIT ? " [nowait]" : "",
2036 : : THROTTLE_TX_PKTS ? " [throttle_tx]" : "");
2037 : :
2038 [ # # ]: 0 : if (!is_valid_ether_addr(dev->dev_addr)) {
2039 : 0 : netdev_warn(dev, "Invalid ethernet MAC address. Please set using ifconfig\n");
2040 : : } else {
2041 : : /* Print the Ethernet address */
2042 : 0 : netdev_info(dev, "Ethernet addr: %pM\n",
2043 : : dev->dev_addr);
2044 : : }
2045 : :
2046 : 0 : if (lp->phy_type == 0) {
2047 : : PRINTK(dev, "No PHY found\n");
2048 : : } else if ((lp->phy_type & 0xfffffff0) == 0x0016f840) {
2049 : : PRINTK(dev, "PHY LAN83C183 (LAN91C111 Internal)\n");
2050 : : } else if ((lp->phy_type & 0xfffffff0) == 0x02821c50) {
2051 : : PRINTK(dev, "PHY LAN83C180\n");
2052 : : }
2053 : : }
2054 : :
2055 : : err_out:
2056 : : #ifdef CONFIG_ARCH_PXA
2057 : : if (retval && dev->dma != (unsigned char)-1)
2058 : : pxa_free_dma(dev->dma);
2059 : : #endif
2060 : 0 : return retval;
2061 : : }
2062 : :
2063 : 0 : static int smc_enable_device(struct platform_device *pdev)
2064 : : {
2065 : : struct net_device *ndev = platform_get_drvdata(pdev);
2066 : : struct smc_local *lp = netdev_priv(ndev);
2067 : : unsigned long flags;
2068 : : unsigned char ecor, ecsr;
2069 : : void __iomem *addr;
2070 : : struct resource * res;
2071 : :
2072 : 0 : res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2073 [ # # ]: 0 : if (!res)
2074 : : return 0;
2075 : :
2076 : : /*
2077 : : * Map the attribute space. This is overkill, but clean.
2078 : : */
2079 : 0 : addr = ioremap(res->start, ATTRIB_SIZE);
2080 [ # # ]: 0 : if (!addr)
2081 : : return -ENOMEM;
2082 : :
2083 : : /*
2084 : : * Reset the device. We must disable IRQs around this
2085 : : * since a reset causes the IRQ line become active.
2086 : : */
2087 : : local_irq_save(flags);
2088 : 0 : ecor = readb(addr + (ECOR << SMC_IO_SHIFT)) & ~ECOR_RESET;
2089 : 0 : writeb(ecor | ECOR_RESET, addr + (ECOR << SMC_IO_SHIFT));
2090 : 0 : readb(addr + (ECOR << SMC_IO_SHIFT));
2091 : :
2092 : : /*
2093 : : * Wait 100us for the chip to reset.
2094 : : */
2095 : 0 : udelay(100);
2096 : :
2097 : : /*
2098 : : * The device will ignore all writes to the enable bit while
2099 : : * reset is asserted, even if the reset bit is cleared in the
2100 : : * same write. Must clear reset first, then enable the device.
2101 : : */
2102 : 0 : writeb(ecor, addr + (ECOR << SMC_IO_SHIFT));
2103 : 0 : writeb(ecor | ECOR_ENABLE, addr + (ECOR << SMC_IO_SHIFT));
2104 : :
2105 : : /*
2106 : : * Set the appropriate byte/word mode.
2107 : : */
2108 : 0 : ecsr = readb(addr + (ECSR << SMC_IO_SHIFT)) & ~ECSR_IOIS8;
2109 [ # # ]: 0 : if (!SMC_16BIT(lp))
2110 : 0 : ecsr |= ECSR_IOIS8;
2111 : 0 : writeb(ecsr, addr + (ECSR << SMC_IO_SHIFT));
2112 [ # # ]: 0 : local_irq_restore(flags);
2113 : :
2114 : 0 : iounmap(addr);
2115 : :
2116 : : /*
2117 : : * Wait for the chip to wake up. We could poll the control
2118 : : * register in the main register space, but that isn't mapped
2119 : : * yet. We know this is going to take 750us.
2120 : : */
2121 : 0 : msleep(1);
2122 : :
2123 : 0 : return 0;
2124 : : }
2125 : :
2126 : 0 : static int smc_request_attrib(struct platform_device *pdev,
2127 : : struct net_device *ndev)
2128 : : {
2129 : 0 : struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2130 : : struct smc_local *lp __maybe_unused = netdev_priv(ndev);
2131 : :
2132 [ # # ]: 0 : if (!res)
2133 : : return 0;
2134 : :
2135 [ # # ]: 0 : if (!request_mem_region(res->start, ATTRIB_SIZE, CARDNAME))
2136 : : return -EBUSY;
2137 : :
2138 : 0 : return 0;
2139 : : }
2140 : :
2141 : 0 : static void smc_release_attrib(struct platform_device *pdev,
2142 : : struct net_device *ndev)
2143 : : {
2144 : 0 : struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2145 : : struct smc_local *lp __maybe_unused = netdev_priv(ndev);
2146 : :
2147 [ # # ]: 0 : if (res)
2148 : 0 : release_mem_region(res->start, ATTRIB_SIZE);
2149 : 0 : }
2150 : :
2151 : : static inline void smc_request_datacs(struct platform_device *pdev, struct net_device *ndev)
2152 : : {
2153 : : if (SMC_CAN_USE_DATACS) {
2154 : : struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-data32");
2155 : : struct smc_local *lp = netdev_priv(ndev);
2156 : :
2157 : : if (!res)
2158 : : return;
2159 : :
2160 : : if(!request_mem_region(res->start, SMC_DATA_EXTENT, CARDNAME)) {
2161 : : netdev_info(ndev, "%s: failed to request datacs memory region.\n",
2162 : : CARDNAME);
2163 : : return;
2164 : : }
2165 : :
2166 : : lp->datacs = ioremap(res->start, SMC_DATA_EXTENT);
2167 : : }
2168 : : }
2169 : :
2170 : : static void smc_release_datacs(struct platform_device *pdev, struct net_device *ndev)
2171 : : {
2172 : : if (SMC_CAN_USE_DATACS) {
2173 : : struct smc_local *lp = netdev_priv(ndev);
2174 : : struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-data32");
2175 : :
2176 : : if (lp->datacs)
2177 : : iounmap(lp->datacs);
2178 : :
2179 : : lp->datacs = NULL;
2180 : :
2181 : : if (res)
2182 : : release_mem_region(res->start, SMC_DATA_EXTENT);
2183 : : }
2184 : : }
2185 : :
2186 : : #if IS_BUILTIN(CONFIG_OF)
2187 : : static const struct of_device_id smc91x_match[] = {
2188 : : { .compatible = "smsc,lan91c94", },
2189 : : { .compatible = "smsc,lan91c111", },
2190 : : {},
2191 : : };
2192 : : MODULE_DEVICE_TABLE(of, smc91x_match);
2193 : : #endif
2194 : :
2195 : : /*
2196 : : * smc_init(void)
2197 : : * Input parameters:
2198 : : * dev->base_addr == 0, try to find all possible locations
2199 : : * dev->base_addr > 0x1ff, this is the address to check
2200 : : * dev->base_addr == <anything else>, return failure code
2201 : : *
2202 : : * Output:
2203 : : * 0 --> there is a device
2204 : : * anything else, error
2205 : : */
2206 : 0 : static int smc_drv_probe(struct platform_device *pdev)
2207 : : {
2208 : 0 : struct smc91x_platdata *pd = dev_get_platdata(&pdev->dev);
2209 : : const struct of_device_id *match = NULL;
2210 : : struct smc_local *lp;
2211 : : struct net_device *ndev;
2212 : : struct resource *res, *ires;
2213 : : unsigned int __iomem *addr;
2214 : : unsigned long irq_flags = SMC_IRQ_FLAGS;
2215 : : int ret;
2216 : :
2217 : 0 : ndev = alloc_etherdev(sizeof(struct smc_local));
2218 [ # # ]: 0 : if (!ndev) {
2219 : : ret = -ENOMEM;
2220 : : goto out;
2221 : : }
2222 : 0 : SET_NETDEV_DEV(ndev, &pdev->dev);
2223 : :
2224 : : /* get configuration from platform data, only allow use of
2225 : : * bus width if both SMC_CAN_USE_xxx and SMC91X_USE_xxx are set.
2226 : : */
2227 : :
2228 : : lp = netdev_priv(ndev);
2229 : 0 : lp->cfg.flags = 0;
2230 : :
2231 [ # # ]: 0 : if (pd) {
2232 : 0 : memcpy(&lp->cfg, pd, sizeof(lp->cfg));
2233 : 0 : lp->io_shift = SMC91X_IO_SHIFT(lp->cfg.flags);
2234 : : }
2235 : :
2236 : : #if IS_BUILTIN(CONFIG_OF)
2237 : 0 : match = of_match_device(of_match_ptr(smc91x_match), &pdev->dev);
2238 [ # # ]: 0 : if (match) {
2239 : 0 : struct device_node *np = pdev->dev.of_node;
2240 : : u32 val;
2241 : :
2242 : : /* Combination of IO widths supported, default to 16-bit */
2243 [ # # ]: 0 : if (!of_property_read_u32(np, "reg-io-width", &val)) {
2244 [ # # ]: 0 : if (val & 1)
2245 : 0 : lp->cfg.flags |= SMC91X_USE_8BIT;
2246 [ # # ][ # # ]: 0 : if ((val == 0) || (val & 2))
2247 : 0 : lp->cfg.flags |= SMC91X_USE_16BIT;
2248 [ # # ]: 0 : if (val & 4)
2249 : 0 : lp->cfg.flags |= SMC91X_USE_32BIT;
2250 : : } else {
2251 : 0 : lp->cfg.flags |= SMC91X_USE_16BIT;
2252 : : }
2253 : : }
2254 : : #endif
2255 : :
2256 [ # # ]: 0 : if (!pd && !match) {
2257 : 0 : lp->cfg.flags |= (SMC_CAN_USE_8BIT) ? SMC91X_USE_8BIT : 0;
2258 : 0 : lp->cfg.flags |= (SMC_CAN_USE_16BIT) ? SMC91X_USE_16BIT : 0;
2259 : 0 : lp->cfg.flags |= (SMC_CAN_USE_32BIT) ? SMC91X_USE_32BIT : 0;
2260 [ # # ]: 0 : lp->cfg.flags |= (nowait) ? SMC91X_NOWAIT : 0;
2261 : : }
2262 : :
2263 [ # # ]: 0 : if (!lp->cfg.leda && !lp->cfg.ledb) {
2264 : 0 : lp->cfg.leda = RPC_LSA_DEFAULT;
2265 : 0 : lp->cfg.ledb = RPC_LSB_DEFAULT;
2266 : : }
2267 : :
2268 : 0 : ndev->dma = (unsigned char)-1;
2269 : :
2270 : 0 : res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-regs");
2271 [ # # ]: 0 : if (!res)
2272 : 0 : res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2273 [ # # ]: 0 : if (!res) {
2274 : : ret = -ENODEV;
2275 : : goto out_free_netdev;
2276 : : }
2277 : :
2278 : :
2279 [ # # ]: 0 : if (!request_mem_region(res->start, SMC_IO_EXTENT, CARDNAME)) {
2280 : : ret = -EBUSY;
2281 : : goto out_free_netdev;
2282 : : }
2283 : :
2284 : 0 : ires = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
2285 [ # # ]: 0 : if (!ires) {
2286 : : ret = -ENODEV;
2287 : : goto out_release_io;
2288 : : }
2289 : :
2290 : 0 : ndev->irq = ires->start;
2291 : :
2292 [ # # ]: 0 : if (irq_flags == -1 || ires->flags & IRQF_TRIGGER_MASK)
2293 : : irq_flags = ires->flags & IRQF_TRIGGER_MASK;
2294 : :
2295 : 0 : ret = smc_request_attrib(pdev, ndev);
2296 [ # # ]: 0 : if (ret)
2297 : : goto out_release_io;
2298 : : #if defined(CONFIG_SA1100_ASSABET)
2299 : : neponset_ncr_set(NCR_ENET_OSC_EN);
2300 : : #endif
2301 : : platform_set_drvdata(pdev, ndev);
2302 : 0 : ret = smc_enable_device(pdev);
2303 [ # # ]: 0 : if (ret)
2304 : : goto out_release_attrib;
2305 : :
2306 : 0 : addr = ioremap(res->start, SMC_IO_EXTENT);
2307 [ # # ]: 0 : if (!addr) {
2308 : : ret = -ENOMEM;
2309 : : goto out_release_attrib;
2310 : : }
2311 : :
2312 : : #ifdef CONFIG_ARCH_PXA
2313 : : {
2314 : : struct smc_local *lp = netdev_priv(ndev);
2315 : : lp->device = &pdev->dev;
2316 : : lp->physaddr = res->start;
2317 : : }
2318 : : #endif
2319 : :
2320 : 0 : ret = smc_probe(ndev, addr, irq_flags);
2321 [ # # ]: 0 : if (ret != 0)
2322 : : goto out_iounmap;
2323 : :
2324 : : smc_request_datacs(pdev, ndev);
2325 : :
2326 : : return 0;
2327 : :
2328 : : out_iounmap:
2329 : 0 : iounmap(addr);
2330 : : out_release_attrib:
2331 : 0 : smc_release_attrib(pdev, ndev);
2332 : : out_release_io:
2333 : 0 : release_mem_region(res->start, SMC_IO_EXTENT);
2334 : : out_free_netdev:
2335 : 0 : free_netdev(ndev);
2336 : : out:
2337 : 0 : pr_info("%s: not found (%d).\n", CARDNAME, ret);
2338 : :
2339 : 0 : return ret;
2340 : : }
2341 : :
2342 : 0 : static int smc_drv_remove(struct platform_device *pdev)
2343 : : {
2344 : : struct net_device *ndev = platform_get_drvdata(pdev);
2345 : : struct smc_local *lp = netdev_priv(ndev);
2346 : : struct resource *res;
2347 : :
2348 : 0 : unregister_netdev(ndev);
2349 : :
2350 : 0 : free_irq(ndev->irq, ndev);
2351 : :
2352 : : #ifdef CONFIG_ARCH_PXA
2353 : : if (ndev->dma != (unsigned char)-1)
2354 : : pxa_free_dma(ndev->dma);
2355 : : #endif
2356 : 0 : iounmap(lp->base);
2357 : :
2358 : : smc_release_datacs(pdev,ndev);
2359 : 0 : smc_release_attrib(pdev,ndev);
2360 : :
2361 : 0 : res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-regs");
2362 [ # # ]: 0 : if (!res)
2363 : 0 : res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2364 : 0 : release_mem_region(res->start, SMC_IO_EXTENT);
2365 : :
2366 : 0 : free_netdev(ndev);
2367 : :
2368 : 0 : return 0;
2369 : : }
2370 : :
2371 : 0 : static int smc_drv_suspend(struct device *dev)
2372 : : {
2373 : : struct platform_device *pdev = to_platform_device(dev);
2374 : : struct net_device *ndev = platform_get_drvdata(pdev);
2375 : :
2376 [ # # ]: 0 : if (ndev) {
2377 [ # # ]: 0 : if (netif_running(ndev)) {
2378 : 0 : netif_device_detach(ndev);
2379 : 0 : smc_shutdown(ndev);
2380 : 0 : smc_phy_powerdown(ndev);
2381 : : }
2382 : : }
2383 : 0 : return 0;
2384 : : }
2385 : :
2386 : 0 : static int smc_drv_resume(struct device *dev)
2387 : : {
2388 : 0 : struct platform_device *pdev = to_platform_device(dev);
2389 : : struct net_device *ndev = platform_get_drvdata(pdev);
2390 : :
2391 [ # # ]: 0 : if (ndev) {
2392 : : struct smc_local *lp = netdev_priv(ndev);
2393 : 0 : smc_enable_device(pdev);
2394 [ # # ]: 0 : if (netif_running(ndev)) {
2395 : 0 : smc_reset(ndev);
2396 : 0 : smc_enable(ndev);
2397 [ # # ]: 0 : if (lp->phy_type != 0)
2398 : 0 : smc_phy_configure(&lp->phy_configure);
2399 : 0 : netif_device_attach(ndev);
2400 : : }
2401 : : }
2402 : 0 : return 0;
2403 : : }
2404 : :
2405 : : static struct dev_pm_ops smc_drv_pm_ops = {
2406 : : .suspend = smc_drv_suspend,
2407 : : .resume = smc_drv_resume,
2408 : : };
2409 : :
2410 : : static struct platform_driver smc_driver = {
2411 : : .probe = smc_drv_probe,
2412 : : .remove = smc_drv_remove,
2413 : : .driver = {
2414 : : .name = CARDNAME,
2415 : : .owner = THIS_MODULE,
2416 : : .pm = &smc_drv_pm_ops,
2417 : : .of_match_table = of_match_ptr(smc91x_match),
2418 : : },
2419 : : };
2420 : :
2421 : 0 : module_platform_driver(smc_driver);
|